性无码一区二区三区在线观看,少妇被爽到高潮在线观看,午夜精品一区二区三区,无码中文字幕人妻在线一区二区三区,无码精品国产一区二区三区免费

微軟公司宣布不再支持你正在使用的 IE瀏覽器,這會(huì)嚴(yán)重影響瀏覽網(wǎng)頁(yè),請(qǐng)使用微軟最新的Edge瀏覽器
廠商專區(qū)
產(chǎn)品/技術(shù)
應(yīng)用分類

PCB時(shí)代變革:Altium Designer 20 的到來(lái),解鎖哪些新功能?

2019-12-05 09:28 來(lái)源:互聯(lián)網(wǎng) 編輯:Emma

據(jù)最新消息獲悉,Altium正式推出了新版PCB設(shè)計(jì)軟件:Altium Designer 20。本次更新版本“Altium Designer 20 將是PCB時(shí)代的變革期,Altium首席技術(shù)官Sergey Kostinsky說(shuō):“此版本的高級(jí)功能使得任何類型,無(wú)論是簡(jiǎn)單還是復(fù)雜的電路板設(shè)計(jì)都變得更加有效率?!毕旅鏋榇蠹伊_列Altium Designer 20 的新功能:

PCB時(shí)代變革:Altium Designer 20 的到來(lái),解鎖哪些新功能?

任意角度布線

在高密度板上繞開(kāi)障礙物進(jìn)行專業(yè)操作,并且深入到您的BGA中走線,從而無(wú)需額外的信號(hào)層。 借助智能避障算法,您可以使用切向弧避開(kāi)障礙物,從而最有效地利用您的電路板空間。

PCB時(shí)代變革:Altium Designer 20 的到來(lái),解鎖哪些新功能?

PCB時(shí)代變革:Altium Designer 20 的到來(lái),解鎖哪些新功能?

PCB時(shí)代變革:Altium Designer 20 的到來(lái),解鎖哪些新功能?

如上圖正在走的這根高亮紅色線,它從BGA密集的管腳陣列中左沖右突,游刃有余,就像趙子龍?jiān)陂L(zhǎng)坂坡七進(jìn)七出救少主,如入無(wú)人之境!

就是這么任性!

不光走線的過(guò)程中可以任性地以任意角度走線,自動(dòng)使用切線和弧線在走線過(guò)程中遵守規(guī)則保持安全間距,對(duì)于之前已經(jīng)走好的折來(lái)折去不夠機(jī)動(dòng)靈活的走線可以一鍵修正。如下圖。

02

先將之前走好需要修整的線選中,然后點(diǎn)一下命令,結(jié)果如下圖。

PCB時(shí)代變革:Altium Designer 20 的到來(lái),解鎖哪些新功能?

走線的平滑處理

對(duì)走線進(jìn)行編輯以改善信號(hào)完整性是很耗費(fèi)時(shí)間的,尤其是當(dāng)您必須對(duì)單個(gè)弧線以及蛇形調(diào)整線進(jìn)行編輯的時(shí)候。 這就是為什么Altium Designer 20合并了新的布線優(yōu)化引擎和高級(jí)的推擠功能以幫助加快該過(guò)程,從而提高生產(chǎn)率的原因。

PCB時(shí)代變革:Altium Designer 20 的到來(lái),解鎖哪些新功能?

比如上圖框框內(nèi)是想處理的走線,只需要點(diǎn)擊要處理的那一段,然后鼠標(biāo)一拖。如下圖。

PCB時(shí)代變革:Altium Designer 20 的到來(lái),解鎖哪些新功能?

在修整走線的時(shí)候還可以推擠,如下圖所示,想要把框框內(nèi)的一截線拉長(zhǎng)些,又不影響其連接。

PCB時(shí)代變革:Altium Designer 20 的到來(lái),解鎖哪些新功能?

推擠的過(guò)程中會(huì)實(shí)時(shí)處理,遇到障礙物能推擠就推擠,不能推擠惹不起的躲得起,自己閃避。

PCB時(shí)代變革:Altium Designer 20 的到來(lái),解鎖哪些新功能?

還可以對(duì)多根線同時(shí)修整處理。如下圖,選取三段圓弧線。

PCB時(shí)代變革:Altium Designer 20 的到來(lái),解鎖哪些新功能?

對(duì)它們上下移動(dòng)的過(guò)程中,同時(shí)推擠。

PCB時(shí)代變革:Altium Designer 20 的到來(lái),解鎖哪些新功能?

新的原理圖增強(qiáng)

Altium Designer在其原理圖編輯器上進(jìn)行了改進(jìn),引入了新的DirectX引擎,即時(shí)編譯功能以及更加簡(jiǎn)化的交互式屬性面板。

- 原理圖動(dòng)態(tài)數(shù)據(jù)模型。不必要的大型原理圖重新編譯會(huì)占用大量時(shí)間。這就是為什么 Altium Designer 要使用新的動(dòng)態(tài)數(shù)據(jù)模型,該模型可以在后臺(tái)進(jìn)行增量和連續(xù)編譯,而無(wú)需執(zhí)行完整的設(shè)計(jì)編譯。

- 原理圖視覺(jué)效果增強(qiáng)。Altium Designer 中的 DirectX 可以為您帶來(lái)流暢,快速的原理圖體驗(yàn)。這種新的實(shí)現(xiàn)方式可以平滑縮放,平移甚至極大地加快了復(fù)制和粘貼功能的速度。

- 重新設(shè)計(jì)的交互式屬性面板。該交互式屬性面板更加簡(jiǎn)化并且界面友好。通過(guò)更新的屬性面板可以完全清晰地操控設(shè)計(jì)對(duì)象和功能。實(shí)時(shí)查看相關(guān)屬性,供應(yīng)商信息,甚至生命周期信息。

PCB時(shí)代變革:Altium Designer 20 的到來(lái),解鎖哪些新功能?

基于時(shí)間的長(zhǎng)度匹配

高速數(shù)字電路取決于準(zhǔn)時(shí)到達(dá)的信號(hào)和數(shù)據(jù)。 如果走線調(diào)整不當(dāng),飛行時(shí)間會(huì)有所變化,并且數(shù)據(jù)錯(cuò)誤可能會(huì)很多。 Altium Designer 20計(jì)算走線上的傳播時(shí)間,并為高速數(shù)字信號(hào)提供同步的飛行時(shí)間。

PCB時(shí)代變革:Altium Designer 20 的到來(lái),解鎖哪些新功能?

爬電電壓規(guī)則

在高電壓電路中,爬電是一個(gè)問(wèn)題,會(huì)引起泄漏電流,從而危害您的設(shè)計(jì)。 Altium Designer 20具有可以幫助您避免爬電帶來(lái)影響的新功能。

PCB時(shí)代變革:Altium Designer 20 的到來(lái),解鎖哪些新功能?

爬電是什么玩意?

幾乎所有PCB設(shè)計(jì)軟件工具都將所有間隔通稱為間距Clearance。實(shí)際上一切在絕緣表面上的導(dǎo)電對(duì)象之間應(yīng)用的間距,比如焊盤到焊盤,焊盤到導(dǎo)線,導(dǎo)線到導(dǎo)線的間隔參數(shù),都是爬電距離,而不是我們常說(shuō)的間距。通過(guò)空氣在導(dǎo)電元件之間的間隔才是間距。毫無(wú)疑問(wèn),通用術(shù)語(yǔ)“間距規(guī)則(Clearance)” 將繼續(xù)用于工程師的設(shè)計(jì)和EDA工具中,作為我們通常意義下的間距(不管它到底是爬電距離creepage還是間距Clearance)。但是,在高電壓電路應(yīng)用的場(chǎng)合,爬電距離和傳統(tǒng)意義的間距還是有很大差異的,這個(gè)是設(shè)計(jì)師需要特別注意的地方。一般來(lái)說(shuō),爬電要求總是大于或等于相關(guān)的間距要求。

在有限空間中實(shí)現(xiàn)混合技術(shù)設(shè)計(jì)的高壓間距規(guī)則有一套當(dāng)前標(biāo)準(zhǔn)。根據(jù)IEC60950標(biāo)準(zhǔn)的定義:

- PCB 間距(Clearance) :通過(guò)空氣測(cè)量的兩個(gè)導(dǎo)電對(duì)象之間或?qū)щ姴考驮O(shè)備的邊界表面之間的最短路徑。也是我們常見(jiàn)并常用的間距。

- 爬電距離(Creepage): 通過(guò)沿著絕緣材料表面測(cè)量的兩個(gè)導(dǎo)電對(duì)象之間的最短路徑。如下圖所示。

PCB時(shí)代變革:Altium Designer 20 的到來(lái),解鎖哪些新功能?

如下圖為包含有絕緣屏障或電路板上加開(kāi)空氣槽的PCB設(shè)計(jì)例子,更能清楚明了地了解爬電距離和間距的不同。       

02 

如何解決間距不足的問(wèn)題

間距是在空氣(視線)中測(cè)量的,因此在布局層面可以做到合理布局,以減少所需的間距。通過(guò)使用絕緣材料并且在可能的情況下通過(guò)雙側(cè)組裝可以實(shí)現(xiàn)間隔的顯著減小。絕緣材料可以是高壓節(jié)點(diǎn)之間的片狀屏障。由于高的部件是表面安裝的,可以將需要間距的電路放置在板的相對(duì)側(cè)上。處于相同電位的相同高電壓電路內(nèi)的節(jié)點(diǎn)通常需要注意與低電壓電路間距。一種好的方法是在電路板的頂部放置高壓電路,在底部放置低壓電路,用于控制和監(jiān)測(cè)。低壓電路通常不具有高壓電路所所需的邊界表面(殼體)爬電要求。

如何解決爬電距離不足的問(wèn)題

我們知道,爬電距離是絕緣表面上的電節(jié)點(diǎn)之間的間隔。在我們的討論中,這意味著PCB表面或內(nèi)部層上的導(dǎo)體之間的空間。但是進(jìn)一步擴(kuò)展元件將受到產(chǎn)品包裝體積的約束,因此需要有一些其他策略,在允許更高的封裝密度情況下,同時(shí)滿足所需的爬電距離。

PCB時(shí)代變革:Altium Designer 20 的到來(lái),解鎖哪些新功能?

上圖顯示了用以增加爬電距離的各種情況。

- a圖表示平坦表面上的正常狀態(tài)示。爬電距離是在節(jié)點(diǎn)之間的表面上測(cè)量的。

- b圖表示V形槽可以增加節(jié)點(diǎn)之間的表面距離。增加的長(zhǎng)度僅沿著凹槽測(cè)量到其減小到1mm寬度的點(diǎn)。

- c圖表示矩形凹槽 可以進(jìn)一步增加表面距離,但是寬度必須為1mm或更大。但是這樣的凹槽比V形槽的加工成本更貴。

- d圖表示PCB上開(kāi)通槽(大于1mm寬度的槽)可以大大增加表面距離。這是增加爬電距離并且最具成本效益的最簡(jiǎn)單的方法。然而,它在一個(gè)方向上需要相當(dāng)大的自由空間。

返回路徑檢查

除非提供適當(dāng)?shù)姆祷芈窂?,否則高速信號(hào)會(huì)產(chǎn)生電磁場(chǎng),這可能導(dǎo)致串?dāng)_,數(shù)據(jù)錯(cuò)誤或輻射干擾。 正確的返回路徑可使噪聲電流通過(guò)非常低的阻抗返回到地,從而消除了這些問(wèn)題。 Altium Designer 20將監(jiān)視返回路徑并檢查所有參考多邊形的返回路徑完整性,因此無(wú)需手動(dòng)執(zhí)行此操作。

PCB時(shí)代變革:Altium Designer 20 的到來(lái),解鎖哪些新功能?

標(biāo)簽: PCB Altium Designer 20

聲明:本內(nèi)容為作者獨(dú)立觀點(diǎn),不代表電源網(wǎng)。本網(wǎng)站原創(chuàng)內(nèi)容,如需轉(zhuǎn)載,請(qǐng)注明出處;本網(wǎng)站轉(zhuǎn)載的內(nèi)容(文章、圖片、視頻)等資料版權(quán)歸原作者所有。如我們采用了您不宜公開(kāi)的文章或圖片,未能及時(shí)和您確認(rèn),避免給雙方造成不必要的經(jīng)濟(jì)損失,請(qǐng)電郵聯(lián)系我們,以便迅速采取適當(dāng)處理措施;歡迎投稿,郵箱∶editor@netbroad.com。

微信關(guān)注
技術(shù)專題 更多>>
技術(shù)專題之EMC
技術(shù)專題之PCB

頭條推薦

電子行業(yè)原創(chuàng)技術(shù)內(nèi)容推薦
客服熱線
服務(wù)時(shí)間:周一至周五9:00-18:00
微信關(guān)注
獲取一手干貨分享
免費(fèi)技術(shù)研討會(huì)
editor@netbroad.com
400-003-2006