本人今日調(diào)試了一個(gè)60W電源,輸出24V,輸出DC線末端測試的噪聲始終有0.5V,做了很多措施,一點(diǎn)改進(jìn)都沒有.做的措施有:
1. 輸出線改用屏蔽線并加磁環(huán).
2.輸出線前加了一個(gè)共模電感,65uH
3.變壓器采用三明治繞法,加了2層銅皮做屏蔽.磁心外再加一層銅皮做屏蔽. 變壓器繞法改了5種.
請(qǐng)教DX們幫忙診斷一下,我要怎么改才能把這個(gè)噪聲降下來?
60W電源輸出紋波噪聲大,如何降?
全部回復(fù)(132)
正序查看
倒序查看
@sealand_1981
請(qǐng)問PCB布板是否有問題?第一顆輸出電解電容是否和輸出二極管靠的很近?后面的輸出電解電容是否和輸出端子靠的很近?
請(qǐng)幫忙看一下版圖
500) {this.resized=true; this.width=500; this.alt='這是一張縮略圖,點(diǎn)擊可放大。\n按住CTRL,滾動(dòng)鼠標(biāo)滾輪可自由縮放';this.style.cursor='hand'}" onclick="if(!this.resized) {return true;} else {window.open('http://u.dianyuan.com/bbs/u/44/1155020954.gif');}" onmousewheel="return imgzoom(this);">

0
回復(fù)
@hosion
請(qǐng)幫忙看一下版圖[圖片]500){this.resized=true;this.width=500;this.alt='這是一張縮略圖,點(diǎn)擊可放大。\n按住CTRL,滾動(dòng)鼠標(biāo)滾輪可自由縮放';this.style.cursor='hand'}"onclick="if(!this.resized){returntrue;}else{window.open('http://u.dianyuan.com/bbs/u/44/1155020954.gif');}"onmousewheel="returnimgzoom(this);">
個(gè)人認(rèn)為PCB layout 問題比較大,輸出地不能全部連在一起,否則產(chǎn)生環(huán)路向空間輻射EMI,再耦合到你的輸出線和示波器探頭上.
你把次級(jí)地割開試驗(yàn)一下.
你把次級(jí)地割開試驗(yàn)一下.
0
回復(fù)
@hosion
不會(huì)吧?我原來的板次級(jí)地沒有把輸出二極管包起來,可是噪聲更大!達(dá)到1.1V! 這板是重新布過的了,盡量用GND把次級(jí)的器件圍起來,同樣的變壓器和電路,噪聲直接從1.1V降到500mV! 可見還是很有效果的.
提供個(gè)EMC資料給你參考.1155022341.pdf
0
回復(fù)
@sealand_1981
PCBLAYOUT好象有問題 輸出+與輸出地之間的間距很小從你上傳的圖看好象都差不多靠在了一起你可以測量一下之間的距離
還有一個(gè)問題: 在板上DC線引出點(diǎn)測試的噪聲是150-220mV,可是經(jīng)過1.5M的DC線到負(fù)載以后,在負(fù)載上測試就增大到了500mV,換了好幾種DC線都一樣,為什么呢? 可否一起討論一下?
假設(shè)DC線的阻抗為Zr,負(fù)載為ZL, 引起噪聲的電流為Ir,則由于Ir電流流經(jīng)的通道為:Zr+ZL, 則在板上DC線引出點(diǎn)引起的噪聲電壓幅值為V1=Ir*(Zr+ZL);而在負(fù)載上引起的噪聲電壓幅值為V2=Ir*ZL.
理論上應(yīng)有V1>V2, 可是實(shí)際測試卻剛好相反......為什么呢?
假設(shè)DC線的阻抗為Zr,負(fù)載為ZL, 引起噪聲的電流為Ir,則由于Ir電流流經(jīng)的通道為:Zr+ZL, 則在板上DC線引出點(diǎn)引起的噪聲電壓幅值為V1=Ir*(Zr+ZL);而在負(fù)載上引起的噪聲電壓幅值為V2=Ir*ZL.
理論上應(yīng)有V1>V2, 可是實(shí)際測試卻剛好相反......為什么呢?
0
回復(fù)
@hosion
還有一個(gè)問題:在板上DC線引出點(diǎn)測試的噪聲是150-220mV,可是經(jīng)過1.5M的DC線到負(fù)載以后,在負(fù)載上測試就增大到了500mV,換了好幾種DC線都一樣,為什么呢? 可否一起討論一下? 假設(shè)DC線的阻抗為Zr,負(fù)載為ZL,引起噪聲的電流為Ir,則由于Ir電流流經(jīng)的通道為:Zr+ZL,則在板上DC線引出點(diǎn)引起的噪聲電壓幅值為V1=Ir*(Zr+ZL);而在負(fù)載上引起的噪聲電壓幅值為V2=Ir*ZL.理論上應(yīng)有V1>V2, 可是實(shí)際測試卻剛好相反......為什么呢?
奇怪! 沒見過你這樣的.
0
回復(fù)
@hosion
還有一個(gè)問題:在板上DC線引出點(diǎn)測試的噪聲是150-220mV,可是經(jīng)過1.5M的DC線到負(fù)載以后,在負(fù)載上測試就增大到了500mV,換了好幾種DC線都一樣,為什么呢? 可否一起討論一下? 假設(shè)DC線的阻抗為Zr,負(fù)載為ZL,引起噪聲的電流為Ir,則由于Ir電流流經(jīng)的通道為:Zr+ZL,則在板上DC線引出點(diǎn)引起的噪聲電壓幅值為V1=Ir*(Zr+ZL);而在負(fù)載上引起的噪聲電壓幅值為V2=Ir*ZL.理論上應(yīng)有V1>V2, 可是實(shí)際測試卻剛好相反......為什么呢?
我再傳幾個(gè)EMC方面的資料給你參考參考. 路漫漫,自己摸索吧.1155024333.pdf
0
回復(fù)