由于各種處理器都是用jtag接口,但是各家對管腳的定義都有差異,現(xiàn)在我就給大家總結(jié)下各種仿真器Jtag接口的管腳定義
ULINK2 JTAG/SWD接口
ULINK2接口是如何定義的?
下面為ULINK2接口定義:
仿真器端口 |
連接目標板 |
備注 |
1. VCC |
MCU電源VCC |
VCC |
2. VCC |
MCU電源VCC |
VCC |
3. TRST |
TRST |
Test ReSeT/ pin |
4. GND |
GND或懸空 |
|
5. TDI |
TDI |
Test Data In pin |
6. GND |
GND或懸空 |
|
7. TMS, SWIO |
TMS, SWIO |
JTAG:Test Mode State pin ; SWD: Data I/O pin |
8. GND |
GND或懸空 |
|
9. TCLK, SWCLK |
TMS, SWCLK |
JTAG: Test Clock pin ; SWD: Clock pin |
10. GND |
GND或懸空 |
|
11. RTCK |
RTCK |
|
12. GND |
GND或懸空 |
|
13. TDO |
TDO |
Test Data Out pin |
14. GND |
GND或懸空 |
|
15. RESET |
RESET |
RSTIN pin |
16. GND |
GND或懸空 |
|
17. NC |
NC |
|
18. GND |
GND或懸空 |
|
19. NC |
NC |
|
20. GND |
GND或懸空 |
ST-Link SWIM & JTAG/SWD接口
ST-Link接口是如何定義的?
|
J-Link JTAG/SWD接口
J-Link接口是如何定義的?
|