LED驅動電源VDS波形,看圖說話,大神請進
全部回復(49)
正序查看
倒序查看
1,這是正常的波形,工作于QR模式,缺角那個位置是變壓器退磁完,要開始振蕩了,當振蕩到最低點時,開關導通了。那個缺角實際是振蕩正弦波的1/4周期下降部分。缺角占用的時間長短取決于你的變壓器分布參數(shù)和開關管的結電容。
2,一個設計中匝比不是一定要是多少,其值和你的輸出電壓,開關耐壓有關。圖中缺角左邊的平臺電壓值等于母線電壓和VOR(初級反射電壓)的和,這個VOR=VO與匝比的積。當然,這個VOR越大,你的圖中那個尖峰(536V)就會越大,所以匝比和你選擇的的開關管耐壓有關。在很多人的設計中,這個匝比就是首先根據(jù)開關管耐壓來取的。如果這個波形在輸入264V所測,估測你的VOR在80V左右:450V(平臺估計值)-264V*1.414=76.7V
0
回復
@滄海一粟110
1,這是正常的波形,工作于QR模式,缺角那個位置是變壓器退磁完,要開始振蕩了,當振蕩到最低點時,開關導通了。那個缺角實際是振蕩正弦波的1/4周期下降部分。缺角占用的時間長短取決于你的變壓器分布參數(shù)和開關管的結電容。2,一個設計中匝比不是一定要是多少,其值和你的輸出電壓,開關耐壓有關。圖中缺角左邊的平臺電壓值等于母線電壓和VOR(初級反射電壓)的和,這個VOR=VO與匝比的積。當然,這個VOR越大,你的圖中那個尖峰(536V)就會越大,所以匝比和你選擇的的開關管耐壓有關。在很多人的設計中,這個匝比就是首先根據(jù)開關管耐壓來取的。如果這個波形在輸入264V所測,估測你的VOR在80V左右:450V(平臺估計值)-264V*1.414=76.7V
樓上正解,這是工作準諧振模式下的VDS波形,VDS并沒有直接從最高點往下掉,只是你的波形震蕩比較小,在第一個谷底就關斷了,沒有到第二或第三個關,變壓器的漏感也會有影響的。或者調整IC DEM PIN上下偏的阻值可以調整的。
0
回復