V1、V2為DAC輸出電壓,電壓范圍均為0~2.5V且獨立可調(diào),DAC分辨率8位,使用其中高6位,電壓步進值為(2.5/64)V。
設(shè)定R1 = 5K,R2 = 320k,R3 = 2.5K。。。DAC高分辨率合成 (請大神幫忙分析一下)
全部回復(fù)(12)
正序查看
倒序查看
@wdq1477975941
那你得看它具體是怎么實現(xiàn)的,哪有你這么加的
R1 R2的阻值是5k 320k, 剛好是1:64. 也就是放大倍數(shù)是1:64的關(guān)系。 高6位放大約0.5倍, 低6位則放大0.5/64倍。 CPU可以先將高6位通過8位DAC轉(zhuǎn)換后加到V1端, 再將低6位也通過DAC轉(zhuǎn)換后加到V2端, 但是,這個轉(zhuǎn)換過程是把高6位和低6位分別獨立對待,相當于兩個平等的6位數(shù), 轉(zhuǎn)換出來的結(jié)果當然不可以直接相加,必須加權(quán)相加, 低6位轉(zhuǎn)換出來的模擬信號必須除以64(或者高6位轉(zhuǎn)換出的模擬信號乘以64)才是實際的信號。
0
回復(fù)