本人參考網(wǎng)上有關(guān)的過壓保護(hù)電路,想做個(gè)12V過壓保護(hù)電路,結(jié)果仿真結(jié)果與預(yù)期不符,
目前實(shí)驗(yàn)電路如下:
仿真結(jié)果:
實(shí)驗(yàn)結(jié)果為:輸入5V-50V,輸出在PMOS管漏級未上拉或下拉直接輸出時(shí),幾乎等于輸入,未體現(xiàn)到輸入12V過壓保護(hù)功能,若漏級輸出接上拉電源或下拉到地,則在輸入>12V時(shí),輸出與上拉或下拉的電位有關(guān)。
疑問:
1、實(shí)際用在電源輸入的時(shí)候,PMOS管漏級接下拉電阻對接到地可否?
2、為何PMOS管漏級未上拉或下拉直接輸出時(shí),按說PMOS管已經(jīng)斷開,為何還有電壓?
3、怎么判斷PMOS管已經(jīng)關(guān)斷?
希望各位前輩可以指教一下問題出在哪