前幾天弄到c@dence 15,趕快下載,每個CD保留一星期,再傳下一個。
內(nèi)部集成了orc@d10.0,只是太大了,共3CD,1G,暫時還沒弄到單獨版,不知是否需要,或等單獨版.
前幾天弄到c@dence 15,趕快下載,每個CD保留一星期,再傳下一個。
全部回復(fù)(26)
正序查看
倒序查看
@蘭波
哈哈。雪版主都想要呀。一定是好東東。恩。1G的數(shù)據(jù)應(yīng)該差不多能放下,不過可能就放不了多少別的東西了。而且對于1G的大文件,如果很多人下載,對帶寬的影響是非常大的。假如100個下載,就得用掉100G的帶寬。給我們提供服務(wù)器的那家伙會瘋了的。呵呵。我覺得可以這樣:就提供一段時間給大家下載。比如1個月??赡芸梢浴5纫院笥懈蟮目臻g和帶寬再說。Tiny兄,好嗎?辛苦了??!
PSPICE 著名的數(shù)/模混合電路仿真軟件
PSPICE 著名的數(shù)/?;旌想娐贩抡孳浖?
--------------------------------------------------------------------------------
PSPICE
模擬與混合信號仿真的行業(yè)標(biāo)準(zhǔn)
PSpice 仿真器是一個全功能的模擬和混合信號仿真器,它支持從高頻系統(tǒng)到低功耗IC設(shè)計的任何電路。其高級功能允許用戶進行“What If”分析。PSpice強大的仿真引擎目前已方便地與Orcad Capture和Concept HDL原理圖輸入工具結(jié)合在一起,使工程師可以方便地在單一的環(huán)境里建立設(shè)計、控制仿真及得到結(jié)果。
PSpice產(chǎn)品包括:PSpice Studio、PSpice、PSpice A/D、PSpice A/D Basics和PSpice Advanced Analysis Option。
PSpice Studio
Includes all the functionality of PSpice® simulator with the built-in capabilities of PSpice Advanced Analysis.
PSpice
A full-featured simulator for serious analog designers. Sophisticated, internal models allow you to simulate everything from high-frequency systems to low-power IC designs. Draw on the expansive library of models to create off-the-shelf parts, or create models for new devices. Fully explore the relationships in your design with “what if” scenarios before committing to final implementation.
PSpice A/D
A sophisticated, native mixed-signal simulator and a superset of PSpice. Allows you to simulate mixed-signal designs of any size containing analog and digital parts. This includes everything from IGBTs and pulse-width modulators to DACs and ADCs. View your simulation results in both analog and digital from the same window and on the same time axis.
PSpice A/D Basics
An entry-level, mixed-signal simulation tool ideal for simulating simple, basic analog, or basic mixed-signal designs. PSpice A/D Basics imposes no limits on circuit size and performs functional simulation of digital parts in mixed-signal simulations allowing you to perform all the basic PSpice analyses.
PSpice Advanced Analysis Option
PSpice Advanced Analysis is a new product from Cadence featuring technology adapted from our Analog Workbench product. As an add-on option to PSpice or PSpice A/D, PSpice Advanced Analysis provides a unified environment for taking designs further – improving time-to-market performance and the overall quality of your design while keeping operating costs in check.
Pspice / Pspice A/D介紹
對于仿真技術(shù)目前最流行是是以美國伯克利分校開發(fā)的Spice為核心的仿真軟件,而以Spice為核心開發(fā)的最好的仿真軟件就是Orcad Pspice,它之所以流行就是因為它能很好的運行在PC平臺上且能很好的進行模擬數(shù)字混合信號的仿真,而且能解決很多的設(shè)計上的實際問題。目前全世界的的仿真市場Orcad Pspice占整個市場分額的82%(數(shù)據(jù)來源Dataquest, Dataquest是世界上最具權(quán)威的市場數(shù)據(jù)統(tǒng)計公司);另外一種仿真軟件是非Spice為核心的其他專門電路及系統(tǒng)級的仿真軟件,它相對于Spice為核心的仿真軟件能解決超大(晶體管數(shù)超過5萬)規(guī)模的電路因瞬態(tài)或DC分析不收斂導(dǎo)致錯誤結(jié)果或存儲器溢出等在電路中極少碰到,但又在設(shè)計理論電路中又存在問題,同時也提高了仿真速度。這樣的仿真軟件的價格很高其使用的平臺基本上都是UNIX平臺;使用非常困難。除了那些具有世界上領(lǐng)先開發(fā)水平的單位才會購買,一般很少有單位會為其投資。
PSPICE仿真器在1985年第一次出現(xiàn)后,經(jīng)歷了不斷的增強和改造,已經(jīng)被成千上萬的工程師試驗和證實;PSPICE是為嚴(yán)肅的模擬和混合信號設(shè)計而特性化的仿真器。使用其靈活的內(nèi)部模型,用戶可以仿真包括從高頻系統(tǒng)到低功耗IC設(shè)計的任何模擬系統(tǒng),用戶可以使用數(shù)據(jù)表創(chuàng)建新器件的模型。
技術(shù)特點:
u 使用功能強大的Orcad Capture或者CAPTURE/CIS輸入用戶的設(shè)計;
u 可以方便地將PSpice原理圖編輯器創(chuàng)建的PSpice設(shè)計導(dǎo)入到Orcad Capture—PSpice環(huán)境中;
u 在Orcad Capture CIS中啟動交互式圖形化PSpice激勵編輯器,定義和預(yù)覽激勵特性;
u 訪問可用參數(shù)描述的內(nèi)置功能,或者用鼠標(biāo)手工繪制分段性信號,創(chuàng)建任意形狀的激勵;
u 創(chuàng)建多個仿真剖面,并保存到Capture CIS的項目管理器中,用戶可以再次調(diào)用,并對同一電路運和不同的仿真;
u Pspice A/D自動識別A到D和D到A連接,并插入接口了電路和電源,進行恰當(dāng)?shù)奶幚恚?
u 模擬和事件驅(qū)動數(shù)字仿真綜合引擎提高了仿真的速度,而不會降低精度;
u 圖示波形分析器在同一個時間軸上混合地顯示模擬和數(shù)字仿真結(jié)果;
u 可直接查看節(jié)點電壓、管腳電流和單個器件的功率損耗或噪聲分布;
u 通過高級的參數(shù)、蒙特卡羅和最壞情況分析顯示元器件變化時電路行為的改變;
u 創(chuàng)建繪圖體模板,使用它們可以很容易地完成復(fù)雜測量,只需在原理圖中期望的管腳、網(wǎng)絡(luò)和器件上放置標(biāo)志即可;
u 可以繪出電路電壓、電流和功率損耗及其復(fù)雜函數(shù),包括幅頻相位伯特圖和小信號特性的微分;
u 使用參數(shù)、蒙特卡羅和最壞情況分析,在多次運行中改變元件的數(shù)值,可以快速地得到一簇波形結(jié)果;
u 準(zhǔn)確的內(nèi)部模型,包括常用的R,L,C和二極管和晶體管,另外還有:內(nèi)置IGBTs;7種MOSFET模型,包括工業(yè)上標(biāo)準(zhǔn)的BSIM3V3.1和EKV2.6模型;5種GaAsFET模型,包括Parker-Skellern和TriQuint TOM-2模型;帶飽和性磁滯的非線性磁性模型;合并了延遲、反射、損耗、消散和串?dāng)_的傳輸線模型;數(shù)字元件,包括帶有模擬I/O模型的雙向傳輸門;
u 器件公式開發(fā)工具包允許建立PSPICE能夠使用的新的內(nèi)部模型公式;
u 模型庫可能選擇產(chǎn)自北美、日本和歐洲的16000個模擬和混合器件的模型;同時可從www.pspice.com下載大部分器件及廠家提供的Spice模型(大約有50多萬個型供下載)。
u 使用帶有各種宏模型的復(fù)雜器件,包括運算放大器、比較器、調(diào)節(jié)器、光耦、ADC、DAC等;
u 直接從網(wǎng)上下載各個廠家提供的最新器件仿真模型;
u PSPICE模型編輯器,可直觀地指導(dǎo)用戶快速實現(xiàn)提取過程,器件的特性曲線給用戶提供快速的圖形反饋;
u 使用數(shù)字行為建模創(chuàng)建代表內(nèi)部狀態(tài)和管腳到管腳延遲的布爾表達(dá)式;
u 使用PSpice優(yōu)化器自動調(diào)整電路,可自動調(diào)節(jié)電路參數(shù)的數(shù)值,改善模擬電路的性能,或者將電路性能匹配到某一數(shù)據(jù)曲線;并能將參數(shù)自動后向注釋到Capture環(huán)境中;
u 從標(biāo)準(zhǔn)的測量函數(shù)中選擇指標(biāo),如帶寬、超調(diào)、上升時間和中心頻率,或者使用性能分析向?qū)?chuàng)建自定義測量函數(shù);
u 為有經(jīng)驗的器件物理工作者提供器件公式開發(fā)工具包(DEDK),用來開發(fā)任何器件模型;
NC-DESKTOP SIMULATORS:
High-quality and reliable desktop simulation
Cadence Verilog® and VHDL simulation solutions, along with NC-Sim Desktop simulators bring quality and reliability to the engineer’s workbench. As full-featured versions of the world’s fastest simulator tools, Cadence NC-Sim Desktop solutions are ideal for engineering teams who want to leverage the performance and capacity created to validate multi-million gate designs. For more than a decade, Cadence simulators have served as the standard in the electronic design and product industry. To date, close to 50,000 designs have been successfully completed using Cadence simulators
很好的Verilog/VHDL仿真工具,其中NC-Verilog 的前身是著名的Verilog仿真軟件:Verilog-XL,用于Verilog仿真;NC-VHDL,用于VHDL仿真;NC-Sim,是Verilog/VHDL混合語言仿真工具
PSPICE 著名的數(shù)/?;旌想娐贩抡孳浖?
--------------------------------------------------------------------------------
PSPICE
模擬與混合信號仿真的行業(yè)標(biāo)準(zhǔn)
PSpice 仿真器是一個全功能的模擬和混合信號仿真器,它支持從高頻系統(tǒng)到低功耗IC設(shè)計的任何電路。其高級功能允許用戶進行“What If”分析。PSpice強大的仿真引擎目前已方便地與Orcad Capture和Concept HDL原理圖輸入工具結(jié)合在一起,使工程師可以方便地在單一的環(huán)境里建立設(shè)計、控制仿真及得到結(jié)果。
PSpice產(chǎn)品包括:PSpice Studio、PSpice、PSpice A/D、PSpice A/D Basics和PSpice Advanced Analysis Option。
PSpice Studio
Includes all the functionality of PSpice® simulator with the built-in capabilities of PSpice Advanced Analysis.
PSpice
A full-featured simulator for serious analog designers. Sophisticated, internal models allow you to simulate everything from high-frequency systems to low-power IC designs. Draw on the expansive library of models to create off-the-shelf parts, or create models for new devices. Fully explore the relationships in your design with “what if” scenarios before committing to final implementation.
PSpice A/D
A sophisticated, native mixed-signal simulator and a superset of PSpice. Allows you to simulate mixed-signal designs of any size containing analog and digital parts. This includes everything from IGBTs and pulse-width modulators to DACs and ADCs. View your simulation results in both analog and digital from the same window and on the same time axis.
PSpice A/D Basics
An entry-level, mixed-signal simulation tool ideal for simulating simple, basic analog, or basic mixed-signal designs. PSpice A/D Basics imposes no limits on circuit size and performs functional simulation of digital parts in mixed-signal simulations allowing you to perform all the basic PSpice analyses.
PSpice Advanced Analysis Option
PSpice Advanced Analysis is a new product from Cadence featuring technology adapted from our Analog Workbench product. As an add-on option to PSpice or PSpice A/D, PSpice Advanced Analysis provides a unified environment for taking designs further – improving time-to-market performance and the overall quality of your design while keeping operating costs in check.
Pspice / Pspice A/D介紹
對于仿真技術(shù)目前最流行是是以美國伯克利分校開發(fā)的Spice為核心的仿真軟件,而以Spice為核心開發(fā)的最好的仿真軟件就是Orcad Pspice,它之所以流行就是因為它能很好的運行在PC平臺上且能很好的進行模擬數(shù)字混合信號的仿真,而且能解決很多的設(shè)計上的實際問題。目前全世界的的仿真市場Orcad Pspice占整個市場分額的82%(數(shù)據(jù)來源Dataquest, Dataquest是世界上最具權(quán)威的市場數(shù)據(jù)統(tǒng)計公司);另外一種仿真軟件是非Spice為核心的其他專門電路及系統(tǒng)級的仿真軟件,它相對于Spice為核心的仿真軟件能解決超大(晶體管數(shù)超過5萬)規(guī)模的電路因瞬態(tài)或DC分析不收斂導(dǎo)致錯誤結(jié)果或存儲器溢出等在電路中極少碰到,但又在設(shè)計理論電路中又存在問題,同時也提高了仿真速度。這樣的仿真軟件的價格很高其使用的平臺基本上都是UNIX平臺;使用非常困難。除了那些具有世界上領(lǐng)先開發(fā)水平的單位才會購買,一般很少有單位會為其投資。
PSPICE仿真器在1985年第一次出現(xiàn)后,經(jīng)歷了不斷的增強和改造,已經(jīng)被成千上萬的工程師試驗和證實;PSPICE是為嚴(yán)肅的模擬和混合信號設(shè)計而特性化的仿真器。使用其靈活的內(nèi)部模型,用戶可以仿真包括從高頻系統(tǒng)到低功耗IC設(shè)計的任何模擬系統(tǒng),用戶可以使用數(shù)據(jù)表創(chuàng)建新器件的模型。
技術(shù)特點:
u 使用功能強大的Orcad Capture或者CAPTURE/CIS輸入用戶的設(shè)計;
u 可以方便地將PSpice原理圖編輯器創(chuàng)建的PSpice設(shè)計導(dǎo)入到Orcad Capture—PSpice環(huán)境中;
u 在Orcad Capture CIS中啟動交互式圖形化PSpice激勵編輯器,定義和預(yù)覽激勵特性;
u 訪問可用參數(shù)描述的內(nèi)置功能,或者用鼠標(biāo)手工繪制分段性信號,創(chuàng)建任意形狀的激勵;
u 創(chuàng)建多個仿真剖面,并保存到Capture CIS的項目管理器中,用戶可以再次調(diào)用,并對同一電路運和不同的仿真;
u Pspice A/D自動識別A到D和D到A連接,并插入接口了電路和電源,進行恰當(dāng)?shù)奶幚恚?
u 模擬和事件驅(qū)動數(shù)字仿真綜合引擎提高了仿真的速度,而不會降低精度;
u 圖示波形分析器在同一個時間軸上混合地顯示模擬和數(shù)字仿真結(jié)果;
u 可直接查看節(jié)點電壓、管腳電流和單個器件的功率損耗或噪聲分布;
u 通過高級的參數(shù)、蒙特卡羅和最壞情況分析顯示元器件變化時電路行為的改變;
u 創(chuàng)建繪圖體模板,使用它們可以很容易地完成復(fù)雜測量,只需在原理圖中期望的管腳、網(wǎng)絡(luò)和器件上放置標(biāo)志即可;
u 可以繪出電路電壓、電流和功率損耗及其復(fù)雜函數(shù),包括幅頻相位伯特圖和小信號特性的微分;
u 使用參數(shù)、蒙特卡羅和最壞情況分析,在多次運行中改變元件的數(shù)值,可以快速地得到一簇波形結(jié)果;
u 準(zhǔn)確的內(nèi)部模型,包括常用的R,L,C和二極管和晶體管,另外還有:內(nèi)置IGBTs;7種MOSFET模型,包括工業(yè)上標(biāo)準(zhǔn)的BSIM3V3.1和EKV2.6模型;5種GaAsFET模型,包括Parker-Skellern和TriQuint TOM-2模型;帶飽和性磁滯的非線性磁性模型;合并了延遲、反射、損耗、消散和串?dāng)_的傳輸線模型;數(shù)字元件,包括帶有模擬I/O模型的雙向傳輸門;
u 器件公式開發(fā)工具包允許建立PSPICE能夠使用的新的內(nèi)部模型公式;
u 模型庫可能選擇產(chǎn)自北美、日本和歐洲的16000個模擬和混合器件的模型;同時可從www.pspice.com下載大部分器件及廠家提供的Spice模型(大約有50多萬個型供下載)。
u 使用帶有各種宏模型的復(fù)雜器件,包括運算放大器、比較器、調(diào)節(jié)器、光耦、ADC、DAC等;
u 直接從網(wǎng)上下載各個廠家提供的最新器件仿真模型;
u PSPICE模型編輯器,可直觀地指導(dǎo)用戶快速實現(xiàn)提取過程,器件的特性曲線給用戶提供快速的圖形反饋;
u 使用數(shù)字行為建模創(chuàng)建代表內(nèi)部狀態(tài)和管腳到管腳延遲的布爾表達(dá)式;
u 使用PSpice優(yōu)化器自動調(diào)整電路,可自動調(diào)節(jié)電路參數(shù)的數(shù)值,改善模擬電路的性能,或者將電路性能匹配到某一數(shù)據(jù)曲線;并能將參數(shù)自動后向注釋到Capture環(huán)境中;
u 從標(biāo)準(zhǔn)的測量函數(shù)中選擇指標(biāo),如帶寬、超調(diào)、上升時間和中心頻率,或者使用性能分析向?qū)?chuàng)建自定義測量函數(shù);
u 為有經(jīng)驗的器件物理工作者提供器件公式開發(fā)工具包(DEDK),用來開發(fā)任何器件模型;
NC-DESKTOP SIMULATORS:
High-quality and reliable desktop simulation
Cadence Verilog® and VHDL simulation solutions, along with NC-Sim Desktop simulators bring quality and reliability to the engineer’s workbench. As full-featured versions of the world’s fastest simulator tools, Cadence NC-Sim Desktop solutions are ideal for engineering teams who want to leverage the performance and capacity created to validate multi-million gate designs. For more than a decade, Cadence simulators have served as the standard in the electronic design and product industry. To date, close to 50,000 designs have been successfully completed using Cadence simulators
很好的Verilog/VHDL仿真工具,其中NC-Verilog 的前身是著名的Verilog仿真軟件:Verilog-XL,用于Verilog仿真;NC-VHDL,用于VHDL仿真;NC-Sim,是Verilog/VHDL混合語言仿真工具
0
回復(fù)
@tinyhe
PSPICE著名的數(shù)/?;旌想娐贩抡孳浖SPICE著名的數(shù)/模混合電路仿真軟件--------------------------------------------------------------------------------PSPICE模擬與混合信號仿真的行業(yè)標(biāo)準(zhǔn)PSpice仿真器是一個全功能的模擬和混合信號仿真器,它支持從高頻系統(tǒng)到低功耗IC設(shè)計的任何電路。其高級功能允許用戶進行“WhatIf”分析。PSpice強大的仿真引擎目前已方便地與OrcadCapture和ConceptHDL原理圖輸入工具結(jié)合在一起,使工程師可以方便地在單一的環(huán)境里建立設(shè)計、控制仿真及得到結(jié)果。PSpice產(chǎn)品包括:PSpiceStudio、PSpice、PSpiceA/D、PSpiceA/DBasics和PSpiceAdvancedAnalysisOption。PSpiceStudioIncludesallthefunctionalityofPSpice®simulatorwiththebuilt-incapabilitiesofPSpiceAdvancedAnalysis.PSpiceAfull-featuredsimulatorforseriousanalogdesigners.Sophisticated,internalmodelsallowyoutosimulateeverythingfromhigh-frequencysystemstolow-powerICdesigns.Drawontheexpansivelibraryofmodelstocreateoff-the-shelfparts,orcreatemodelsfornewdevices.Fullyexploretherelationshipsinyourdesignwith“whatif”scenariosbeforecommittingtofinalimplementation.PSpiceA/DAsophisticated,nativemixed-signalsimulatorandasupersetofPSpice.Allowsyoutosimulatemixed-signaldesignsofanysizecontaininganaloganddigitalparts.ThisincludeseverythingfromIGBTsandpulse-widthmodulatorstoDACsandADCs.Viewyoursimulationresultsinbothanaloganddigitalfromthesamewindowandonthesametimeaxis.PSpiceA/DBasicsAnentry-level,mixed-signalsimulationtoolidealforsimulatingsimple,basicanalog,orbasicmixed-signaldesigns.PSpiceA/DBasicsimposesnolimitsoncircuitsizeandperformsfunctionalsimulationofdigitalpartsinmixed-signalsimulationsallowingyoutoperformallthebasicPSpiceanalyses.PSpiceAdvancedAnalysisOptionPSpiceAdvancedAnalysisisanewproductfromCadencefeaturingtechnologyadaptedfromourAnalogWorkbenchproduct.Asanadd-onoptiontoPSpiceorPSpiceA/D,PSpiceAdvancedAnalysisprovidesaunifiedenvironmentfortakingdesignsfurther–improvingtime-to-marketperformanceandtheoverallqualityofyourdesignwhilekeepingoperatingcostsincheck.Pspice/PspiceA/D介紹對于仿真技術(shù)目前最流行是是以美國伯克利分校開發(fā)的Spice為核心的仿真軟件,而以Spice為核心開發(fā)的最好的仿真軟件就是OrcadPspice,它之所以流行就是因為它能很好的運行在PC平臺上且能很好的進行模擬數(shù)字混合信號的仿真,而且能解決很多的設(shè)計上的實際問題。目前全世界的的仿真市場OrcadPspice占整個市場分額的82%(數(shù)據(jù)來源Dataquest,Dataquest是世界上最具權(quán)威的市場數(shù)據(jù)統(tǒng)計公司);另外一種仿真軟件是非Spice為核心的其他專門電路及系統(tǒng)級的仿真軟件,它相對于Spice為核心的仿真軟件能解決超大(晶體管數(shù)超過5萬)規(guī)模的電路因瞬態(tài)或DC分析不收斂導(dǎo)致錯誤結(jié)果或存儲器溢出等在電路中極少碰到,但又在設(shè)計理論電路中又存在問題,同時也提高了仿真速度。這樣的仿真軟件的價格很高其使用的平臺基本上都是UNIX平臺;使用非常困難。除了那些具有世界上領(lǐng)先開發(fā)水平的單位才會購買,一般很少有單位會為其投資。PSPICE仿真器在1985年第一次出現(xiàn)后,經(jīng)歷了不斷的增強和改造,已經(jīng)被成千上萬的工程師試驗和證實;PSPICE是為嚴(yán)肅的模擬和混合信號設(shè)計而特性化的仿真器。使用其靈活的內(nèi)部模型,用戶可以仿真包括從高頻系統(tǒng)到低功耗IC設(shè)計的任何模擬系統(tǒng),用戶可以使用數(shù)據(jù)表創(chuàng)建新器件的模型。技術(shù)特點:u使用功能強大的OrcadCapture或者CAPTURE/CIS輸入用戶的設(shè)計;u可以方便地將PSpice原理圖編輯器創(chuàng)建的PSpice設(shè)計導(dǎo)入到OrcadCapture—PSpice環(huán)境中;u在OrcadCaptureCIS中啟動交互式圖形化PSpice激勵編輯器,定義和預(yù)覽激勵特性;u訪問可用參數(shù)描述的內(nèi)置功能,或者用鼠標(biāo)手工繪制分段性信號,創(chuàng)建任意形狀的激勵;u創(chuàng)建多個仿真剖面,并保存到CaptureCIS的項目管理器中,用戶可以再次調(diào)用,并對同一電路運和不同的仿真;uPspiceA/D自動識別A到D和D到A連接,并插入接口了電路和電源,進行恰當(dāng)?shù)奶幚?;u模擬和事件驅(qū)動數(shù)字仿真綜合引擎提高了仿真的速度,而不會降低精度;u圖示波形分析器在同一個時間軸上混合地顯示模擬和數(shù)字仿真結(jié)果;u可直接查看節(jié)點電壓、管腳電流和單個器件的功率損耗或噪聲分布;u通過高級的參數(shù)、蒙特卡羅和最壞情況分析顯示元器件變化時電路行為的改變;u創(chuàng)建繪圖體模板,使用它們可以很容易地完成復(fù)雜測量,只需在原理圖中期望的管腳、網(wǎng)絡(luò)和器件上放置標(biāo)志即可;u可以繪出電路電壓、電流和功率損耗及其復(fù)雜函數(shù),包括幅頻相位伯特圖和小信號特性的微分;u使用參數(shù)、蒙特卡羅和最壞情況分析,在多次運行中改變元件的數(shù)值,可以快速地得到一簇波形結(jié)果;u準(zhǔn)確的內(nèi)部模型,包括常用的R,L,C和二極管和晶體管,另外還有:內(nèi)置IGBTs;7種MOSFET模型,包括工業(yè)上標(biāo)準(zhǔn)的BSIM3V3.1和EKV2.6模型;5種GaAsFET模型,包括Parker-Skellern和TriQuintTOM-2模型;帶飽和性磁滯的非線性磁性模型;合并了延遲、反射、損耗、消散和串?dāng)_的傳輸線模型;數(shù)字元件,包括帶有模擬I/O模型的雙向傳輸門;u器件公式開發(fā)工具包允許建立PSPICE能夠使用的新的內(nèi)部模型公式;u模型庫可能選擇產(chǎn)自北美、日本和歐洲的16000個模擬和混合器件的模型;同時可從www.pspice.com下載大部分器件及廠家提供的Spice模型(大約有50多萬個型供下載)。u使用帶有各種宏模型的復(fù)雜器件,包括運算放大器、比較器、調(diào)節(jié)器、光耦、ADC、DAC等;u直接從網(wǎng)上下載各個廠家提供的最新器件仿真模型;uPSPICE模型編輯器,可直觀地指導(dǎo)用戶快速實現(xiàn)提取過程,器件的特性曲線給用戶提供快速的圖形反饋;u使用數(shù)字行為建模創(chuàng)建代表內(nèi)部狀態(tài)和管腳到管腳延遲的布爾表達(dá)式;u使用PSpice優(yōu)化器自動調(diào)整電路,可自動調(diào)節(jié)電路參數(shù)的數(shù)值,改善模擬電路的性能,或者將電路性能匹配到某一數(shù)據(jù)曲線;并能將參數(shù)自動后向注釋到Capture環(huán)境中;u從標(biāo)準(zhǔn)的測量函數(shù)中選擇指標(biāo),如帶寬、超調(diào)、上升時間和中心頻率,或者使用性能分析向?qū)?chuàng)建自定義測量函數(shù);u為有經(jīng)驗的器件物理工作者提供器件公式開發(fā)工具包(DEDK),用來開發(fā)任何器件模型;NC-DESKTOPSIMULATORS:High-qualityandreliabledesktopsimulationCadenceVerilog®andVHDLsimulationsolutions,alongwithNC-SimDesktopsimulatorsbringqualityandreliabilitytotheengineer’sworkbench.Asfull-featuredversionsoftheworld’sfastestsimulatortools,CadenceNC-SimDesktopsolutionsareidealforengineeringteamswhowanttoleveragetheperformanceandcapacitycreatedtovalidatemulti-milliongatedesigns.Formorethanadecade,Cadencesimulatorshaveservedasthestandardintheelectronicdesignandproductindustry.Todate,closeto50,000designshavebeensuccessfullycompletedusingCadencesimulators很好的Verilog/VHDL仿真工具,其中NC-Verilog的前身是著名的Verilog仿真軟件:Verilog-XL,用于Verilog仿真;NC-VHDL,用于VHDL仿真;NC-Sim,是Verilog/VHDL混合語言仿真工具
你好
我想要ocad10.0,
可是我登陸不了21ic的ftp,請告訴我怎么能下載?
h21gf@netease.com
我想要ocad10.0,
可是我登陸不了21ic的ftp,請告訴我怎么能下載?
h21gf@netease.com
0
回復(fù)