我在網(wǎng)友上傳的PCB設(shè)計(jì)規(guī)范中有見(jiàn)到以下描述.
現(xiàn)在我這里也出現(xiàn)使用錳銅絲作為電流取樣,結(jié)果過(guò)爐后的結(jié)果不理想
標(biāo)準(zhǔn)為15A 偏差為+0.2A/-0.7A, 很難達(dá)成一致.
我不明白‘焊盤要做成非金屬化’是何意?還請(qǐng)各位賜教
PCB 工藝設(shè)計(jì)規(guī)范
5.3.6 錳銅絲等作為測(cè)量用的跳線的焊盤要做成非金屬化,若是金屬化焊盤,那么焊接后,焊
盤內(nèi)的那段電阻將被短路,電阻的有效長(zhǎng)度將變小而且不一致,從而導(dǎo)致測(cè)試結(jié)果不準(zhǔn)確.
錳銅絲 電流取樣很難達(dá)成一致
全部回復(fù)(21)
正序查看
倒序查看
@webtianxia
那末如果我要更改這個(gè)過(guò)孔,是不是應(yīng)這樣處理當(dāng)初我們?cè)O(shè)計(jì)這個(gè)錳銅絲形成的取樣電阻,做樣品是通過(guò)的,但量產(chǎn)就問(wèn)題多多.如果不做金屬過(guò)孔,過(guò)錫爐時(shí)怎樣能夠透錫到正面來(lái)了?(兩面都有銅箔,因電流為15A,故不能去掉正面銅箔)百思不得其解.
我考慮你只要稍微加長(zhǎng)錳銅線引腳,保證吃錫時(shí)的量,應(yīng)該好解決,
或者加大錳銅線阻值,調(diào)整錳銅線的吃錫量也可以調(diào)整取樣電流!
該建議盡做參考!具體還得你試驗(yàn)!
或者加大錳銅線阻值,調(diào)整錳銅線的吃錫量也可以調(diào)整取樣電流!
該建議盡做參考!具體還得你試驗(yàn)!
0
回復(fù)
@webtianxia
那末如果我要更改這個(gè)過(guò)孔,是不是應(yīng)這樣處理當(dāng)初我們?cè)O(shè)計(jì)這個(gè)錳銅絲形成的取樣電阻,做樣品是通過(guò)的,但量產(chǎn)就問(wèn)題多多.如果不做金屬過(guò)孔,過(guò)錫爐時(shí)怎樣能夠透錫到正面來(lái)了?(兩面都有銅箔,因電流為15A,故不能去掉正面銅箔)百思不得其解.
1.改電路,在采樣放大環(huán)節(jié)增加放大倍數(shù)調(diào)節(jié)電路
2.反復(fù)試驗(yàn),使用金屬化過(guò)孔下使用不同的錳銅絲長(zhǎng)度統(tǒng)計(jì)試驗(yàn),找到一個(gè)最合適的長(zhǎng)度,單靠計(jì)算不行的.注意過(guò)錫工藝的一致性.
2.反復(fù)試驗(yàn),使用金屬化過(guò)孔下使用不同的錳銅絲長(zhǎng)度統(tǒng)計(jì)試驗(yàn),找到一個(gè)最合適的長(zhǎng)度,單靠計(jì)算不行的.注意過(guò)錫工藝的一致性.
0
回復(fù)
@sunlight.man
我考慮你只要稍微加長(zhǎng)錳銅線引腳,保證吃錫時(shí)的量,應(yīng)該好解決,或者加大錳銅線阻值,調(diào)整錳銅線的吃錫量也可以調(diào)整取樣電流!該建議盡做參考!具體還得你試驗(yàn)!
我們現(xiàn)在主要是采用使用鐵片墊高此元件來(lái)控制.
但是錳銅線此材質(zhì)本來(lái)吃錫就不是很好,且易氧化,
導(dǎo)致上錫量不標(biāo)準(zhǔn),從而造成取樣不準(zhǔn).
我現(xiàn)在的想法是將PCB正面的錫盤使用綠油覆蓋,這樣
過(guò)錫爐時(shí)就會(huì)只有一面會(huì)上錫(即過(guò)錫爐的那面)不知可否?
但是錳銅線此材質(zhì)本來(lái)吃錫就不是很好,且易氧化,
導(dǎo)致上錫量不標(biāo)準(zhǔn),從而造成取樣不準(zhǔn).
我現(xiàn)在的想法是將PCB正面的錫盤使用綠油覆蓋,這樣
過(guò)錫爐時(shí)就會(huì)只有一面會(huì)上錫(即過(guò)錫爐的那面)不知可否?
0
回復(fù)
@webtianxia
我們現(xiàn)在主要是采用使用鐵片墊高此元件來(lái)控制.但是錳銅線此材質(zhì)本來(lái)吃錫就不是很好,且易氧化,導(dǎo)致上錫量不標(biāo)準(zhǔn),從而造成取樣不準(zhǔn).我現(xiàn)在的想法是將PCB正面的錫盤使用綠油覆蓋,這樣過(guò)錫爐時(shí)就會(huì)只有一面會(huì)上錫(即過(guò)錫爐的那面)不知可否?
用鐵片墊高很費(fèi)時(shí),設(shè)計(jì)的時(shí)候就應(yīng)該有擋片吧,看我圖
不好上錫,我們是在前制程先對(duì)錳銅線上錫,再作業(yè)!
希望對(duì)你有用!
500) {this.resized=true; this.width=500; this.alt='這是一張縮略圖,點(diǎn)擊可放大。\n按住CTRL,滾動(dòng)鼠標(biāo)滾輪可自由縮放';this.style.cursor='hand'}" onclick="if(!this.resized) {return true;} else {window.open('http://u.dianyuan.com/bbs/u/41/1147319065.jpg');}" onmousewheel="return imgzoom(this);">
不好上錫,我們是在前制程先對(duì)錳銅線上錫,再作業(yè)!
希望對(duì)你有用!

0
回復(fù)
@webtianxia
我們現(xiàn)在主要是采用使用鐵片墊高此元件來(lái)控制.但是錳銅線此材質(zhì)本來(lái)吃錫就不是很好,且易氧化,導(dǎo)致上錫量不標(biāo)準(zhǔn),從而造成取樣不準(zhǔn).我現(xiàn)在的想法是將PCB正面的錫盤使用綠油覆蓋,這樣過(guò)錫爐時(shí)就會(huì)只有一面會(huì)上錫(即過(guò)錫爐的那面)不知可否?
這個(gè)是控制一致性的好辦法,但是達(dá)不到你的誤差范圍,如果要做到這么準(zhǔn)確,建議使用電位器調(diào)節(jié)過(guò)電流點(diǎn).
0
回復(fù)