疑惑1.上管正占空比:負(fù)占空比=50.24%:49.76%
下管正占空比:負(fù)占空比=46%;54%
考慮到死區(qū)時(shí)間,上下占空比有4%的偏差,不知可以接受不?(采用的IC是6599)
(1)
(2)
(3)
:
疑惑2:輸出整流管的電流,上管和下管相差1A,但波形和占空比是對(duì)稱的,不知此ZCS效果能否接受?
疑惑3,從下圖(上管VDS波形與電流波形圖)能否判斷出LLC已經(jīng)進(jìn)入ZVS?
你的占空比不是很對(duì)稱,應(yīng)該是受干擾影響。
再請(qǐng)教下
1.調(diào)試環(huán)路能否增強(qiáng)其抗干擾性?
2.怎樣去檢測(cè)是否受干擾影響?突然間感覺這樣判斷有點(diǎn)難度~~
你測(cè)試的驅(qū)動(dòng)波形是從IC 腳上測(cè)試的還是在MOS 管腳上測(cè)試的?
根據(jù)ic 的規(guī)格是48%~52% 占空比范圍? 另外你可以做一下試驗(yàn)就是用熱風(fēng)對(duì)CF 電容吹是否也會(huì)影響你的占空比?
兄弟能否附上你的規(guī)格書48%至52%的范圍,我找不到,謝謝!