問題目錄
15、PCB布線器件連線雜亂無章,隱藏不必要網(wǎng)絡的方法。
16、PCB布線DRC檢查報錯:Silk To Solder Mask Clearance Constraint
17、PCB布線DRC檢查報錯:Minimum Solder Mask Sliver Constraint
18、PCB布線DRC檢查報錯:Clearance Constraint
解決方法
15、PCB布線器件連線雜亂無章,隱藏不必要網(wǎng)絡的方法。
電氣原理圖導入PCB后,所有連線均顯示,如果器件多,連線非常多,使人眼花繚亂,不利于工作開展。
解決方法:在英文輸入法下,按“N”然后根據(jù)自己需求進行修改。
例如:隱藏全部網(wǎng)絡。
16、PCB布線DRC檢查報錯:Silk To Solder Mask Clearance Constraint
解決方法:Design——rules.
17、PCB布線DRC檢查報錯:Minimum Solder Mask Sliver Constraint
解決方法:Design——rules.
18、PCB布線DRC檢查報錯:Clearance Constraint
解決方法:修改焊盤網(wǎng)表。
新制作PCB
專題推薦
AD2018使用技巧與報錯解決方法總結 (點擊即可閱讀)
本專題主要記錄Altium Designer使用中所遇到的錯誤與解決方法。目前已記錄了18個問題的解決方法。