大家好,我是工程師看海,很高興和各位一起分享我的第114篇原創(chuàng)文章,喜歡和支持我的工程師,一定記得給我點(diǎn)贊、收藏、分享喲。
加微信[chunhou0820]與作者進(jìn)群溝通交流。
1. 差分放大器結(jié)構(gòu)
話不多說,直接干貨,圖1是差分放大電路的基本結(jié)構(gòu),由一個運(yùn)算放大器和4個外圍匹配電阻組成,常用來進(jìn)行電流檢測或差分信號放大,差分放大器有幾個固有的弊端,如果不了解這些弊端,將影響我們的電路設(shè)計,看看這些弊端,你知道幾個?(本文整理自看海的原創(chuàng)視頻課程《運(yùn)放秘籍》第二部:儀表放大器專項(xiàng))
圖1 差分放大電路
2. 差分放大器弊端一:輸入阻抗低
差分放大器的輸入阻抗非常低,這與它的匹配電阻相關(guān),而且差分放大器兩個輸入端的阻抗并不對稱。怎么計算兩個輸入端的輸入阻抗呢?
如圖1 中,計算Vi-的輸入阻抗時,我們只看Vi-,忽略Vi+,參考圖2 左圖。此時的電路是一個反相放大的結(jié)構(gòu),由《運(yùn)放秘籍》前期課程可知,反相放大電路的輸入阻抗就約等于輸入電阻R1。
圖2 差分放大輸入阻抗計算
計算Vi+的輸入阻抗時,我們只看Vi+,忽略Vi-,參考圖2 右圖。此時的電路類似一個同相放大的結(jié)構(gòu),Vi+是被R1和R2分壓后再被同相放大的,Vi+經(jīng)過R1和R2到地,因此,Vi+的輸入阻抗大約是電阻(R1+R2)的值。
我們做下輸入阻抗的仿真,見圖3 ,Vi-的輸入阻抗是1KΩ,Vi+的輸入阻抗是11KΩ,與我們前文分析的一致,詳細(xì)仿真方法參考《運(yùn)放秘籍》完整內(nèi)容。
圖3 差分放大輸入阻抗仿真
差分放大器的輸入阻抗不但低,而且兩個輸入端的阻抗并不對稱,如果連接到差分放大器的信號源的兩個引腳源阻抗不匹配,也會降低CMRR,這就是差分放大電路的二:共模抑制比低。
3. 差分放大器弊端二:共模抑制比低
差分放大器最完美的狀態(tài)是圖1電路中的兩個R1完全相等、兩個R2完全相等,然而,我們無法找到兩個阻值一模一樣的電阻,常見的電阻也有1%的誤差。這會使得電阻失配,將大大降低共模抑制比CMRR。
圖4 中,我們簡單體會下差分放大器的CMRR,左邊仿真圖中,電阻是完全匹配的,輸入的共模信號是0.1V@50Hz,此時輸出是10uV,也就是說0.1V的共模輸入信號被轉(zhuǎn)換成了10uV的輸出信號(虛擬運(yùn)放模型的CMRR是100dB),換句話說就是,在外圍電阻完全匹配的情況下,差分放大器的CMRR并不是無窮大,這受限于運(yùn)算放大器。
圖4 差分放大CMRR與電阻失配
而圖4右圖中,我們只把其中的一個電阻,按照最大誤差1%從1KΩ改成了1.01KΩ,則在相同共模輸入的情況下,輸出變成了大約1000uV,是左圖的10uV的100倍。這就是電阻失配,將降低共模抑制比,使得抑制共模干擾的能力大大降低。
能不能增加差分放大電路的輸入阻抗和共模抑制比?于是,就有了經(jīng)典的3運(yùn)放儀表放大器。
如果看到這里,請點(diǎn)贊、收藏、分享三連!