大家好,我是小小的電子之路,這是我的第51篇原創(chuàng)文章,很高興與大家一起分享~
原文出自微信公眾號【小小的電子之路】
在微弱信號采集領域,采集電路的噪聲水平是一個十分重要的指標,關系著目標信號的信噪比,因此,在進行相關電路設計的過程中,必須要對其噪聲水平進行測試。在原理圖設計階段,可以通過仿真軟件摸底電路的噪聲水平。常用的仿真軟件有Multisim、PSpice、LTspice等,本文介紹一下如何使用LTspice進行噪聲分析。
對比Multisim、PSpice、LTspice三款仿真軟件,在噪聲分析方面,LTspice的操作可以說是最簡單的,只需要三步操作即可完成噪聲分析,得到電壓噪聲密度曲線與電壓噪聲有效值。
1、繪制仿真電路圖;
2、設置噪聲分析參數(shù):輸出節(jié)點為OUT,輸入噪聲參考源為V3,掃描類型為十倍頻程,每十倍頻程點數(shù)為1000,掃描起始頻率為0.01Hz,終止頻率為10kHz;
3、運行仿真即可得到輸出電壓噪聲密度曲線,通過ctrl+鼠標左鍵點擊上方曲線名稱(V(onoise))即可得到仿真帶寬范圍內(nèi)的輸出電壓噪聲有效值;
在0.01Hz-10kHz帶寬范圍內(nèi),該電路的輸出電壓噪聲有效值為1.5101uVrms(仿真結(jié)果與Multisim和PSpice仿真結(jié)果不一致可能是因為運算放大器仿真模型版本不同)。