IR2110 9腳 VDD (邏輯電源)一定要與HIN/LIN的電平相匹配嗎?比如HIN/LIN的是由MCU輸出(0~5V),那么VDD就一定要接5V電源嗎??
9腳 VDD (邏輯電源)一定要與HIN/LIN的電平相匹配嗎?比如HIN/LIN的是由MCU輸出(0~5V),那么VDD就一定要接5V電源嗎??謝謝各位大神!
全部回復(fù)(6)
正序查看
倒序查看
@pppyyy02
是的,不然的話,你VDD是15V,默認(rèn)電壓低到6V時(shí)稱為低電平。這時(shí)無論你HIN是5V還是0V,都產(chǎn)生VOUT=0V
有影響這個(gè)我理解了,謝謝你!手冊(cè)上說IR2110兼容TTL和CMOS電平,我學(xué)習(xí)了一下他們的電平標(biāo)準(zhǔn),假如是VDD=15V(這個(gè)肯定是針對(duì)CMOS電平了,TTL最大5V),對(duì)于CMOS而言,對(duì)于輸入電壓只要低于0.3*VCC=0.3*15=4.5V就是低電平,高于0.7*VCC=0.7*15=10.5V就是高電平,所以我輸入0V時(shí)是低電平正確,輸入5V時(shí)就不對(duì)了,是這樣理解的么?
0
回復(fù)
@WenQunElec
有影響這個(gè)我理解了,謝謝你!手冊(cè)上說IR2110兼容TTL和CMOS電平,我學(xué)習(xí)了一下他們的電平標(biāo)準(zhǔn),假如是VDD=15V(這個(gè)肯定是針對(duì)CMOS電平了,TTL最大5V),對(duì)于CMOS而言,對(duì)于輸入電壓只要低于0.3*VCC=0.3*15=4.5V就是低電平,高于0.7*VCC=0.7*15=10.5V就是高電平,所以我輸入0V時(shí)是低電平正確,輸入5V時(shí)就不對(duì)了,是這樣理解的么?
IR2110/3有兩個(gè)電源VCC和VDD,VCC是給電路內(nèi)部輸出驅(qū)動(dòng)端供電的,這樣HO和LO的輸出高電平就是VCC,這個(gè)電壓被規(guī)定為在10V和20V之間;VDD是給電路內(nèi)部輸入級(jí)部分供電的,會(huì)影響HIN和LIN的邏輯電平值,如果前級(jí)的PWM產(chǎn)生電路的邏輯電平為5V的,則VDD必須用5V供電,才能保證高低電平值的匹配。
我們開發(fā)了與IR2110/3完全兼容的驅(qū)動(dòng)電路PN7113,所以對(duì)其工作原理和要求非常清楚,歡迎評(píng)估試用我們的產(chǎn)品。
2
回復(fù)
@出謀劃策
IR2110/3有兩個(gè)電源VCC和VDD,VCC是給電路內(nèi)部輸出驅(qū)動(dòng)端供電的,這樣HO和LO的輸出高電平就是VCC,這個(gè)電壓被規(guī)定為在10V和20V之間;VDD是給電路內(nèi)部輸入級(jí)部分供電的,會(huì)影響HIN和LIN的邏輯電平值,如果前級(jí)的PWM產(chǎn)生電路的邏輯電平為5V的,則VDD必須用5V供電,才能保證高低電平值的匹配。我們開發(fā)了與IR2110/3完全兼容的驅(qū)動(dòng)電路PN7113,所以對(duì)其工作原理和要求非常清楚,歡迎評(píng)估試用我們的產(chǎn)品。
學(xué)習(xí),
0
回復(fù)