如上圖所示,VCC_IN=24V,輸出10V 以上電路中的R6改為了470歐,R5改為了3.9K,C4改成了10uF。CTL由單片機(jī)控制(高電平為5V)
問題:當(dāng)CTL一直為高時(shí),輸出電壓衡定。但是CTL改為脈沖時(shí)(保持時(shí)間超過100mS),輸出電壓不穩(wěn)定,時(shí)高時(shí)低。
請教一下不知道問題出在哪兒?
你的輸入是脈沖狀的,經(jīng)Q3 控制Q2 輸出到后面的也是脈沖狀的,沒有儲能的東西,建議下面的方法取其一:
1、在Q2到R6之間接適當(dāng)大些的電容
2. 在Q3到R5之間接適當(dāng)大些的電容
在R6前串個(gè)電感做成BUCK電路
你的電流應(yīng)該很小吧,當(dāng)你改了C4,輸出沒有維持電壓相對穩(wěn)定的電容(電容兩端的電壓是不能忽變的,和容量大小有關(guān)),如果你C4不變,改R6的值會不會在啟動的時(shí)候有延遲?如果非改不可,你要在這兩個(gè)之間考慮了
你把輸出的電容改小點(diǎn),C4或者C5改為比如10n, 去掉其中一個(gè)電容,兩個(gè)是多余的。因?yàn)殡娙萏螅氵x的是100U,充電太慢,輸出是個(gè)上升的充電波形。
我仿真了你的電路,發(fā)現(xiàn)C4改為10n是可行的,去掉C5,下圖作為參考。
學(xué)習(xí)中.....