【問(wèn)】DSP 2812PWM口緩沖器選型
需要在PWM口加上三態(tài)門(mén),但是還不知道用哪種型號(hào)比較好,希望兄弟們能推薦一二,最好能把優(yōu)缺點(diǎn)也談?wù)劦摹?/div>
全部回復(fù)(3)
正序查看
倒序查看
三態(tài),是指它的輸出既可以是一般二值邏輯電路的正常的“0”狀態(tài)和“1”狀態(tài),又可以保持特有的高阻抗?fàn)顟B(tài),第三種狀態(tài)——高阻狀態(tài)的門(mén)電路 (高阻態(tài)相當(dāng)于隔斷狀態(tài))。 處于高阻抗?fàn)顟B(tài)時(shí),其輸出相當(dāng)于斷開(kāi)狀態(tài),沒(méi)有任何邏輯控制功能。三態(tài)電路的輸出邏輯狀態(tài)的控制,是通過(guò)一個(gè)輸入引腳 實(shí)現(xiàn)的。當(dāng)G為低電平輸入時(shí),三態(tài)電路呈現(xiàn)正常的“0”或“1”的輸出;當(dāng)G為高電平輸入時(shí),三態(tài)電路給出高阻態(tài)輸出。
0
回復(fù)
TMS320LF2407芯片是一款專(zhuān)門(mén)用于電 機(jī)控制的高速DSP芯片。主要表現(xiàn)在它把電機(jī)控制的常用電路都集 成到芯片內(nèi)部了。它可以直接輸出PWM波,可以直接采樣“編碼器” 輸出的位置信號(hào)。這部分電路主要和定時(shí)器有關(guān)。在2407里它叫作 “事件管理器”。此外,它內(nèi)部還有16路A/D轉(zhuǎn)換器。 還有三種常規(guī)的通信接口:SPI、UART、CAN。 我設(shè)計(jì)的“變頻用DSP控制板”就是把變頻器要用到的各種輸入信 號(hào)/輸出信號(hào)經(jīng)過(guò)隔離和變換后接到DSP上。 具體分為以下六個(gè)部分: 1、DSP核心電路 這部分電路除了一塊TMS320LF2407A芯片外,為它擴(kuò)展了一塊外 部數(shù)據(jù)/程序存儲(chǔ)器(64KX16位)以及它的譯碼電路,此外還有 它的上電復(fù)位電路及手動(dòng)復(fù)位電路、編程及仿真用的JTAG端口及 各種工作模式的跳線設(shè)置 2、通信接口電路 為DSP外接了一個(gè)帶光電隔離的CAN通信口、一個(gè)帶光電隔離的 485通信口、一個(gè)不帶光電隔離的SPI通信口和一個(gè)不帶光電隔離 的RS232通信口?! ?、電樞電流及母線電壓采樣電路 這部分電路把從電流互感器上測(cè)得的電樞電流經(jīng)過(guò)隔離放大和信號(hào) 調(diào)理后送到DSP的A/D輸入端,供DSP采樣。同時(shí)還設(shè)計(jì)了電樞電 流的過(guò)流告警比較電路,及母線電壓過(guò)壓告警比較電路。母線電壓 通過(guò)采樣電阻分壓后,也經(jīng)過(guò)一路隔離放大器和信號(hào)調(diào)理器后送到 DSP的A/D輸入端,供DSP采樣。 4、PWM輸出驅(qū)動(dòng)及功率模塊保護(hù)電路 這部分電路把從DSP輸出的6路PWM波經(jīng)過(guò)電平提升、光電隔離后 送到IGBT的驅(qū)動(dòng)模塊上。同時(shí)接收驅(qū)動(dòng)模塊提供的過(guò)流保護(hù)信號(hào)。 由驅(qū)動(dòng)模塊來(lái)的過(guò)流保護(hù)信號(hào)也經(jīng)過(guò)了光電隔離。由驅(qū)動(dòng)模塊來(lái)的 “過(guò)流保護(hù)信號(hào)”及從電樞電流采樣電路來(lái)的“過(guò)流告警信號(hào)”都 將關(guān)斷PWM波。并且母線電壓過(guò)壓告警信號(hào)也將關(guān)斷PWM波。
0
回復(fù)
@zhanghuawei
三態(tài),是指它的輸出既可以是一般二值邏輯電路的正常的“0”狀態(tài)和“1”狀態(tài),又可以保持特有的高阻抗?fàn)顟B(tài),第三種狀態(tài)——高阻狀態(tài)的門(mén)電路(高阻態(tài)相當(dāng)于隔斷狀態(tài))。處于高阻抗?fàn)顟B(tài)時(shí),其輸出相當(dāng)于斷開(kāi)狀態(tài),沒(méi)有任何邏輯控制功能。三態(tài)電路的輸出邏輯狀態(tài)的控制,是通過(guò)一個(gè)輸入引腳實(shí)現(xiàn)的。當(dāng)G為低電平輸入時(shí),三態(tài)電路呈現(xiàn)正常的“0”或“1”的輸出;當(dāng)G為高電平輸入時(shí),三態(tài)電路給出高阻態(tài)輸出。
SN74HC244DWR
SN74HC244
(ACTIVE) 具有三態(tài)輸出的八路緩沖器和線路驅(qū)動(dòng)器
These octal buffers and line drivers are designed specifically to improve both the performance and density of 3-state memory address drivers, clock drivers, and bus-oriented receivers and transmitters. The ’HC244 devices are organized as two 4-bit buffers/drivers with separate output-enable (OE)\ inputs. When OE\ is low, the device passes noninverted data from the A inputs to the Y outputs. When OE\ is high, the outputs are in the high-impedance state.
74HC244芯片內(nèi)部共有兩個(gè)四位三態(tài)緩沖器,使用時(shí)可分別以1G和2G作為它們的選通工作信號(hào).當(dāng)1G和2G都為低電平時(shí),輸出端Y和輸入端A狀態(tài)相同;當(dāng)1G和2G都為高電平時(shí),輸出呈高阻態(tài).
0
回復(fù)