器件功能模式
本文介紹了啟用LMK0482x系列各種工作模式的設置。
LMK0482x系列是一個靈活的器件,可針對許多不同的使用情況進行配置。下面的簡化框圖向用戶展示了該器件的不同使用情況。
雙PLL模式
下圖說明了LMK0482x系列在雙環(huán)路模式下的典型使用情況。
雙PLL模式
在雙環(huán)路模式下,PLL1的基準來自CLKin0、CLKin1或CLKin2。
一個外部VCXO或可調諧晶體被用來為第一個PLL提供反饋,并為第二個PLL提供參考。這個第一PLL通過使用一個狹窄的環(huán)路帶寬來清除VCXO或低成本的可調諧晶體的抖動。VCXO或可調諧晶體的輸出可以通過OSCout端口進行緩沖。VCXO或可調諧晶體被用作PLL2的參考,并可使用頻率倍增器進行倍增。內部VCO驅動多達7個分頻/延時塊,它們驅動多達14個時鐘輸出。
當輸入?yún)⒖紩r鐘丟失時,可選擇使用無命中開關和保持功能。保持功能通過將PLL1的調諧電壓固定在VCXO或可調諧晶體上而發(fā)揮作用。
也可以使用一個外部VCO來代替PLL2的內部VCO。在這種情況下,少了一個CLKin可作為參考。該模式寄存器配置如下。
零延遲雙PLL
下圖說明了級聯(lián)零延遲雙環(huán)模式的使用情況。
級聯(lián)零延遲雙環(huán)模式
這種配置與普通的雙環(huán)模式不同,PLL2的反饋是由一個時鐘輸出而不是VCO輸出驅動的。該模式寄存器配置如下。
下圖說明了嵌套零延時雙環(huán)模式的使用情況。
嵌套零延時雙環(huán)模式
這種配置類似于雙 PLL,只是第一個PLL的反饋是由一個時鐘輸出驅動的。這使得時鐘 輸出與時鐘輸入有確定的相位關系。因為所有的時鐘輸出都可以 因為所有的時鐘輸出都可以同步,所以所有的時鐘輸出都可以與時鐘輸入信號共享相同的確定相位關系。輸入信號具有相同的確定相位關系。PLL1的反饋可以在內部使用CLKout6, CLKout8, SYSREF連接,或者在外部使用FBCLK連接。外部使用FBCLKin(CLKin1)。
也可以使用一個外部VCO來代替PLL2的內部VCO;但是,由于CLKin1必須被用作外部VCO的Fin。但由于CLKin1必須作為外部VCO的Fin,它不能作為PLL1的參考或外部零延遲反饋。
下表說明了嵌套的零延遲模式。這與級聯(lián)模式相同,只是時鐘輸出反饋是到PLL1。CLKin和CLKout有相同的確定相位關系,但VCXO的相位與CLKin或CLKouts沒有確定關系。
單環(huán)路模式
下圖說明了PLL2單環(huán)模式的使用情況。當在OSCin上使用一個干凈的高頻參考時,性能可以與雙環(huán)模式相媲美(甚至比它更好)。
單環(huán)路模式
該模式寄存器配置如下。
帶有外部VCO的單回路模式
使用CLKin1/Fin輸入端口可以添加一個外部VCO。該輸入可以是單端或差分的。在高頻率下,對Fin的輸入阻抗很低,所以建議用電阻來匹配。
帶有外部VCO的單回路模式
該模式寄存器配置如下。
分發(fā)模式
下圖說明了分配模式的使用情況。
分發(fā)模式
如同所有其他的使用情況,OSCin到OSCout可以作為OSCin的緩沖器,或者從時鐘分配路徑通過CLKout6、CLKout8或SYSREF分壓器。在高頻率下,對Fin的輸入阻抗很低,所以建議用電阻墊來匹配。
該模式寄存器配置如下。