性无码一区二区三区在线观看,少妇被爽到高潮在线观看,午夜精品一区二区三区,无码中文字幕人妻在线一区二区三区,无码精品国产一区二区三区免费

大話硬件
認證:優(yōu)質(zhì)創(chuàng)作者
所在專題目錄 查看專題
FPGA基礎知識(1)基本概念
FPGA學習(2)設計3-8譯碼器
作者動態(tài) 更多
是什么決定了我們畢業(yè)后的能力增長?
2024-10-20 11:00
相見恨晚的一本書《納瓦爾寶典:財富與幸福指南》
2024-10-20 10:59
你知道電感的七大關鍵參數(shù)嗎?
2024-10-14 09:46
芯片內(nèi)部如何實現(xiàn)VREF參考穩(wěn)壓源?
2024-08-23 11:57
DC-DC控制器芯片內(nèi)部如何實現(xiàn)PWM控制?
2024-08-20 10:39

FPGA學習(2)設計3-8譯碼器

1.學習目標:設計3—8譯碼器

2.真值表

3.編寫verilog代碼

//聲明
    module decoder3_8(
    
    a,b,c,
    out
    
    
    
    );
//說明    
    input a;
    input b;
    input c;
    output [7:0]out;
    reg [7:0] out;   //因為out在always塊中使用,要定義成reg類型
//時序邏輯    
    always @(a,b,c)   //always@(*)
    
    begin
    
    case({a,b,c})
      
        3'b000: out=8'b0000_0001;
    	 3'b001: out=8'b0000_0010;
    	 3'b010: out=8'b0000_0100;
    	 3'b011: out=8'b0000_1000;
    	 3'b100: out=8'b0001_0000;
    	 3'b101: out=8'b0010_0000;
    	 3'b110: out=8'b0100_0000;
    	 3'b111: out=8'b1000_0000;
    	 endcase
    	 //可加default
    
    end      
    endmodule

4.編寫仿真激勵代碼

// 

`timescale 1 ns/ 1 ns   //設置精度
module decoder3_8_vlg_tst();
// constants                                           
// general purpose registers

// test vector input registers
reg a;
reg b;
reg c;
// wires                                               
wire [7:0]  out;

// assign statements (if any)                          
decoder3_8 i1 (
// port map - connection between master ports and signals/registers   
	.a(a),
	.b(b),
	.c(c),
	.out(out)
);
initial                                                
begin                                                  
// code that executes only once                        
// insert code here --> begin                          
      a=0;b=0;c=0;
      #200;
      a=0;b=0;c=1;
      #200;	
      a=0;b=1;c=0;
      #200;
      a=0;b=1;c=1;
      #200;
	   a=1;b=0;c=0;
      #200;
      a=1;b=0;c=1;
      #200;	
      a=1;b=1;c=0;
      #200;
      a=1;b=1;c=1;
      #200;		//延時200ns
		$stop;
		
// --> end                                             
$display("Running testbench");                       
end                                                    
                                                 
    endmodule

5.測試結(jié)果

6.總結(jié)問題

verilog語言中的數(shù)據(jù)類型,在編寫仿真文件的過程中,在case語句下,最開始編寫的是:

 3'b000: out=0000_0001;
 3'b001: out=0000_0010;
 3'b010: out=0000_0100;

沒有在后面的數(shù)據(jù)加上8‘b

導致在最后查波形的時候,一直出現(xiàn)問題,原因是對Verilog數(shù)據(jù)類型還是不夠清楚。下面是Verilog中的數(shù)字表示方法(1)整數(shù)在verilog語言中,數(shù)字的表示方式有三種:1.<位寬><進制><數(shù)字>比如:8‘b 0000_0001 屬于全面的描述方式2.<進制><數(shù)字>比如:b 001 屬于缺省位寬的描述方式,機器的系統(tǒng)決定,至少32位3.<數(shù)字>比如: 2 缺省進制十進制描述

(2)x和z的值

在數(shù)字電路中,x代表不定值,z代表高阻值。

(3)負數(shù)“-”號必須寫在最前面,比如-8‘b0000_0001(4)下劃線下劃線可以提高數(shù)字書寫時,讓程序更具有可讀性,只能用在數(shù)字之間,也就是“_”的前面肯定是數(shù)字。比如寫50MHz,可寫成50_000_000Hz

聲明:本內(nèi)容為作者獨立觀點,不代表電子星球立場。未經(jīng)允許不得轉(zhuǎn)載。授權事宜與稿件投訴,請聯(lián)系:editor@netbroad.com
覺得內(nèi)容不錯的朋友,別忘了一鍵三連哦!
贊 5
收藏 3
關注 595
成為作者 賺取收益
全部留言
0/200
成為第一個和作者交流的人吧