
中國(guó)上海,2025 年 5 月7 日 —— 楷登電子(美國(guó) Cadence 公司,NASDAQ:CDNS)近日宣布率先推出基于臺(tái)積公司 N3 工藝的 DDR5 12.8Gbps MRDIMM Gen2 內(nèi)存 IP 解決方案。該新解決方案可滿足業(yè)內(nèi)對(duì)于更大內(nèi)存帶寬的需求,能適應(yīng)企業(yè)和數(shù)據(jù)中心應(yīng)用中前沿的 AI 處理需求,包括云端 AI。Cadence® DDR5 MRDIMM IP 基于 Cadence 經(jīng)過(guò)驗(yàn)證且非常成功的 DDR5 和 GDDR6 產(chǎn)品線,擁有全新的可擴(kuò)展、可調(diào)整的高性能架構(gòu)。此 IP 解決方案已與人工智能、高性能計(jì)算和數(shù)據(jù)中心領(lǐng)域的多家領(lǐng)先客戶建立合作,在技術(shù)創(chuàng)新領(lǐng)域持續(xù)深耕。
新 Cadence DDR5 IP 提供了一個(gè) PHY 和一個(gè)高性能控制器作為完整的內(nèi)存子系統(tǒng)。該設(shè)計(jì)使用最新面世的 MRDIMM(Gen2)在硬件上進(jìn)行了驗(yàn)證,可實(shí)現(xiàn)出色的 12.8Gbps 數(shù)據(jù)速率,與使用現(xiàn)有 DDR5 6400Mbps DRAM 部件相比,帶寬翻倍。DDR5 IP 內(nèi)存子系統(tǒng)基于 Cadence 經(jīng)過(guò)硅驗(yàn)證的高性能架構(gòu)、超低延遲加密和行業(yè)卓越的 RAS 功能。DDR5 MRDIMM Gen2 IP 旨在實(shí)現(xiàn)具有靈活布局設(shè)計(jì)選項(xiàng)的先進(jìn) SoC 和小芯片(chiplet),而新架構(gòu)允許根據(jù)單個(gè)應(yīng)用需求對(duì)功耗和性能進(jìn)行精細(xì)調(diào)整。
Micron副總裁兼數(shù)據(jù)中心產(chǎn)品總經(jīng)理 Praveen Vaidyanathan 說(shuō)道: “Cadence DDR5 IP 產(chǎn)品組合結(jié)合 Micron 業(yè)內(nèi)理想的基于 1γ(1 伽馬)的 DRAM,可滿足 AI 處理工作負(fù)載對(duì)更高內(nèi)存帶寬、高存儲(chǔ)密度和高可靠性的快速增長(zhǎng)需求。這些內(nèi)存技術(shù)的突破性提升對(duì)賦能數(shù)據(jù)中心和企業(yè)環(huán)境中新一代 AI/ML 和 HPC 應(yīng)用具有關(guān)鍵意義。”。
“Cadence 的 DDR5 MRDIMM IP 系統(tǒng)解決方案與具有 Montage 內(nèi)存緩沖的 MRDIMM 模塊相結(jié)合,為新一代服務(wù)器提供了具有兩倍帶寬的高性能內(nèi)存子系統(tǒng)”,Montage Technology 總裁 Stephen Tai 表示,“Montage 面向 MRDIMM 的 MRCD02/MDB02 芯片能夠達(dá)到 12.8Gbps 的數(shù)據(jù)速率,可以很好地支持服務(wù)器和數(shù)據(jù)中心產(chǎn)品”。
“利用 Cadence 的 DDR5 12.8Gbps MRDIMM IP 系統(tǒng)解決方案,數(shù)據(jù)中心和企業(yè)應(yīng)用可獲得顯著性能優(yōu)勢(shì),眾多大客戶紛紛采用 Cadence 這一創(chuàng)新技術(shù)即是明證”,Cadence 高級(jí)副總裁兼芯片解決方案事業(yè)部總經(jīng)理 Boyd Phelps 說(shuō)道,“在提高標(biāo)準(zhǔn)的同時(shí),此次新推出的先進(jìn)內(nèi)存 IP 系統(tǒng)也建立了一個(gè)路線圖,為我們客戶的下一代 SoC 和 小芯片(chiplet)產(chǎn)品提供了持續(xù)支持”。
Cadence 的 DDR5 控制器和 PHY 已通過(guò) Cadence 的 Verification IP(VIP)進(jìn)行 DDR 驗(yàn)證,可提供快速的 IP 和 SoC 驗(yàn)證簽核。面向 DDR5 的 Cadence VIP 包括一個(gè)完整的解決方案,從 IP 到系統(tǒng)級(jí)驗(yàn)證與 DFI VIP、DDR5 內(nèi)存模型和系統(tǒng)性能分析器。
有關(guān)此新解決方案的更多信息,請(qǐng)?jiān)L問(wèn) Cadence DDR5 MRDIMM PHY 和控制器頁(yè)面。
關(guān)于 Cadence
Cadence 是 AI 和數(shù)字孿生領(lǐng)域的市場(chǎng)領(lǐng)導(dǎo)者,率先使用計(jì)算軟件加速?gòu)墓杵较到y(tǒng)的工程設(shè)計(jì)創(chuàng)新。我們的設(shè)計(jì)解決方案基于 Cadence 的 Intelligent System Design™ 戰(zhàn)略,可幫助全球領(lǐng)先的半導(dǎo)體和系統(tǒng)公司構(gòu)建下一代產(chǎn)品(從芯片到全機(jī)電系統(tǒng)),服務(wù)超大規(guī)模計(jì)算、移動(dòng)通信、汽車、航空航天、工業(yè)、生命科學(xué)和機(jī)器人等領(lǐng)域。2024 年,Cadence® 榮登《華爾街日?qǐng)?bào)》評(píng)選的“全球最佳管理成效公司 100 強(qiáng)”榜單。Cadence 解決方案提供無(wú)限機(jī)會(huì)。如需了解更多信息,請(qǐng)?jiān)L問(wèn)公司網(wǎng)站www.cadence.com。
聲明:本內(nèi)容為作者獨(dú)立觀點(diǎn),不代表電源網(wǎng)。本網(wǎng)站原創(chuàng)內(nèi)容,如需轉(zhuǎn)載,請(qǐng)注明出處;本網(wǎng)站轉(zhuǎn)載的內(nèi)容(文章、圖片、視頻)等資料版權(quán)歸原作者所有。如我們采用了您不宜公開的文章或圖片,未能及時(shí)和您確認(rèn),避免給雙方造成不必要的經(jīng)濟(jì)損失,請(qǐng)電郵聯(lián)系我們,以便迅速采取適當(dāng)處理措施;歡迎投稿,郵箱∶editor@netbroad.com。
瑞芯微 RK2118 集成 Cadence Tensilica HiFi 4 DSP 提供強(qiáng)大的音頻處理 | 25-04-22 16:15 |
---|---|
Cadence 率先推出 eUSB2V2 IP 解決方案,助力打造高速連接新范式 | 25-04-15 15:02 |
Cadence 利用 NVIDIA Grace Blackwell 加速 AI 驅(qū)動(dòng)的工程設(shè)計(jì)和科學(xué)應(yīng)用 | 25-03-24 15:34 |
Conformal AI Studio 可將 SoC 設(shè)計(jì)師的效率提升 10 倍 | 25-03-20 15:33 |
Cadence Palladium Z3 和 Protium X3 系統(tǒng),開啟加速驗(yàn)證、軟件開發(fā)和數(shù)字孿生新時(shí)代 | 24-12-25 16:19 |
微信關(guān)注 | ||
![]() |
技術(shù)專題 | 更多>> | |
![]() |
技術(shù)專題之EMC |
![]() |
技術(shù)專題之PCB |