性无码一区二区三区在线观看,少妇被爽到高潮在线观看,午夜精品一区二区三区,无码中文字幕人妻在线一区二区三区,无码精品国产一区二区三区免费

  • 26
    回復
  • 收藏
  • 點贊
  • 分享
  • 發(fā)新帖

HiperLCS2的LLC初級電路

在電路設計中高壓輸入母線通過電容C1和C7進行濾波。線路檢測(L引腳)通過電阻R1、R2和R3監(jiān)測輸入母線電壓。當L引腳電壓超過UV+閾值時,HiperLCS2-HB芯片U1將啟動軟啟動。電容C32為L引腳提供局部去耦,二極管D5將L引腳電壓鉗位在5V——這些器件在高功率設計中能增強L引腳電路的抗噪性,建議盡量靠近L引腳布局。

輸出過壓檢測通過變壓器T1的初級偏置繞組(引腳8和9)實現(xiàn),經(jīng)由穩(wěn)壓管VR2和電阻R11采樣,再通過電阻R5和晶體管Q1耦合至PP引腳。當輸出過壓時,VR2導通,電流將通過Q1從PP引腳對地泄放。電阻R5用于設定PP引腳的初級頻率范圍及故障響應。

電容C2和C8分別對5VL與BPL引腳進行去耦,其參考地分別為GP和GD。功率地回路RTN連接至S引腳(SOURCE)、初級偏置繞組及偏置電容。需特別注意將小信號地(GP)與系統(tǒng)功率地(RTN)隔離——RTN功率地為系統(tǒng)噪聲提供低阻抗路徑,使次級耦合的噪聲電流可安全導入RTN/大容量電容地,而不干擾小信號地(GP引腳)。

二極管D3對初級偏置繞組電壓整流,電容C12為RTN地提供去耦。電容C8為BPL引腳提供高頻局部去耦。啟動階段(開關動作前),BPL引腳通過電阻R8向電容C8和C9充電,該電阻用于限制BPL引腳輸出電流。電容C9儲存能量以維持啟動過程(直至初級偏置繞組通過開關動作獲能),同時通過二極管D1和電阻R7為HiperLCS2-HB的高端偏置提供啟動能量。建議C9容量至少為高端偏置電容C5和C6總?cè)萘康?倍。

在偏置繞組激活前的啟動階段,二極管D2作為阻斷二極管,防止BPL引腳的充電電流分流至電容C12。正常工作時,偏置電流從偏置繞組流向電容C12。BPL引腳內(nèi)置分流穩(wěn)壓器以限制電壓,電阻R34在BPL鉗位激活時限制分流電流,從而控制BPL功耗。需特別注意穩(wěn)態(tài)偏置繞組電壓:若超過BPL鉗位閾值,將導致BPL電路額外功耗并可能引發(fā)HiperLCS-2芯片熱關斷。需注意偏置繞組電壓在空載至滿載時可能存在25%波動,建議設計時確??蛰d狀態(tài)下偏置電壓至少維持15V。當BPL引腳電壓超過21V時,分流穩(wěn)壓器將啟動。

在低端功率MOSFET導通期間,高端自舉電路通過二極管D1和電阻R7對電容C5和C6充電。啟動初期前幾個開關周期,C5和C6通常無電荷,此時需依靠R7限流。電阻R6和電容C3為BPH引腳提供額外低頻濾波,高端5VH引腳通過電容C4去耦。需注意所有高端去耦均連接至HB引腳。

諧振槽電感由變壓器集成諧振電感LR與勵磁電感LM串聯(lián)構(gòu)成,呈現(xiàn)于HB引腳與C10之間。Y電容C13對初級和次級地間進行去耦,以降低初級側(cè)開關噪聲對次級控制器的共模干擾。

全部回復(26)
正序查看
倒序查看
06-21 09:36

如何有效抑制諧波對信號傳輸電路的影響

0
回復
06-21 22:27
@dy-XU5vrphW
如何有效抑制諧波對信號傳輸電路的影響

濾波,陷波,阻抗匹配,

0
回復
06-21 22:30

初級電路對于輸入頻率有哪些要求

0
回復
06-22 17:47

文章講解了HiperLCS2-HB芯片的部分應用電路,這個電路還是有比較大的應用價值的。

0
回復
06-22 23:12

輸出過壓檢測通過變壓器T1的初級偏置繞組(引腳8和9)實現(xiàn),經(jīng)由穩(wěn)壓管VR2和電阻R11采樣,采樣之后怎么辦?

0
回復
only one
LV.8
7
06-22 23:25

諧振槽電感由變壓器集成諧振電感LR與勵磁電感LM串聯(lián)構(gòu)成,呈現(xiàn)于HB引腳與C10之間。Y電容C13對初級和次級地間進行去耦,電容容量怎么計算?

0
回復
沈夜
LV.8
8
06-22 23:46

如何優(yōu)化高功率電路布局以提高系統(tǒng)的穩(wěn)定性和抗干擾能力?

0
回復
tanb006
LV.10
9
06-23 14:43

看起來好復雜的樣子。還不如普通LLC芯片。起碼MOS可以隨意放置在散熱片上。而不是這樣被動的找不到散熱片的放置點

0
回復
地瓜patch
LV.8
10
06-23 21:31
@dy-mb2U9pBf
文章講解了HiperLCS2-HB芯片的部分應用電路,這個電路還是有比較大的應用價值的。

很多應用場合都可以用

0
回復
地瓜patch
LV.8
11
06-23 21:32
@瘋狂的西紅柿
輸出過壓檢測通過變壓器T1的初級偏置繞組(引腳8和9)實現(xiàn),經(jīng)由穩(wěn)壓管VR2和電阻R11采樣,采樣之后怎么辦?

采樣之后控制,有比較器來進行控制

0
回復
地瓜patch
LV.8
12
06-23 21:32
@only one
諧振槽電感由變壓器集成諧振電感LR與勵磁電感LM串聯(lián)構(gòu)成,呈現(xiàn)于HB引腳與C10之間。Y電容C13對初級和次級地間進行去耦,電容容量怎么計算?

電容都是經(jīng)驗值來的

0
回復
地瓜patch
LV.8
13
06-23 21:49
@tanb006
看起來好復雜的樣子。還不如普通LLC芯片。起碼MOS可以隨意放置在散熱片上。而不是這樣被動的找不到散熱片的放置點

與功率有關,功率大的話,就得外加散熱片

0
回復
tanb006
LV.10
14
06-24 19:14
@地瓜patch
電容都是經(jīng)驗值來的

Y電容的取值在于產(chǎn)品適用的相對標準。比如標準規(guī)定了要小余5mA的漏電流,那Y電容就要嚴格按這個要求去選用。

也比如在無需標準的情況下,但需要并聯(lián)控制,這時候你的Y電容就要和并聯(lián)電源的Y電容值接近。才不會形成互相干擾。

0
回復
06-24 23:17

分析的很到位

0
回復
tanb006
LV.10
16
06-25 15:15

C10是1250V耐壓的電容嗎?用X電容是不是也能替代它?X電容的直流耐壓值普遍能達到1500V以上。

0
回復
地瓜patch
LV.8
17
06-25 20:17
@tanb006
C10是1250V耐壓的電容嗎?用X電容是不是也能替代它?X電容的直流耐壓值普遍能達到1500V以上。

耐壓夠了可以替代

0
回復
dy-TMelSvc9
LV.8
18
06-25 21:26

初級電路的信號傳輸有什么特點

0
回復
XHH9062
LV.9
19
06-25 22:49

整體效率多少?

0
回復
htwdb
LV.8
20
06-26 10:36

在LLC初級電路中如何精確計算諧振電感(Lr)、諧振電容(Cr)和勵磁電感(Lm)?

0
回復
spowergg
LV.10
21
07-09 09:22
@htwdb
在LLC初級電路中如何精確計算諧振電感(Lr)、諧振電容(Cr)和勵磁電感(Lm)?

在LLC諧振電路中,勵磁電感Lm和諧振電感Lr的選擇會影響電路的增益特性。

0
回復
trllgh
LV.10
22
07-10 15:25
@spowergg
在LLC諧振電路中,勵磁電感Lm和諧振電感Lr的選擇會影響電路的增益特性。

通常較高的Lm/Lr比值可以提供更好的輕載效率,但可能會降低重載效率。

0
回復
xxbw6868
LV.10
23
07-12 08:44
@trllgh
通常較高的Lm/Lr比值可以提供更好的輕載效率,但可能會降低重載效率。

實際設計中可能需要進行多次迭代和優(yōu)化,以確保電路在實際應用中的可靠性和效率。

0
回復
沈夜
LV.8
24
07-22 02:22

如何優(yōu)化高功率電路布局以降低噪聲干擾?

0
回復
dy-MZJ9CapR
LV.3
25
07-24 20:14

這款產(chǎn)品的功率多大,電壓范圍為多少,能夠詳細一些最好了。

0
回復
spowergg
LV.10
26
08-05 17:28
@xxbw6868
實際設計中可能需要進行多次迭代和優(yōu)化,以確保電路在實際應用中的可靠性和效率。

LLC電路的增益特性(即輸入電壓與輸出電壓之間的比值)會隨著輸入電壓的變化而變化。

0
回復
旻旻旻
LV.8
27
08-06 21:38

Y電容C13通常選100pF~2.2nF,過大可能導致漏電流超標(影響接地漏電保護)

0
回復
發(fā)