
楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布,通過與 NVIDIA 的緊密合作,公司在硅前設(shè)計功耗分析方面取得重大飛躍。借助 Cadence® Palladium® Z3 Enterprise Emulation Platform 的先進(jìn)功能,利用 Cadence 全新 Dynamic Power Analysis(DPA)應(yīng)用程序,Cadence 與 NVIDIA 實現(xiàn)了業(yè)界曾認(rèn)為難以企及的目標(biāo):在短短數(shù)小時內(nèi)完成對十億門級 AI 設(shè)計的硬件加速動態(tài)功耗分析,覆蓋數(shù)十億個周期,分析精度高達(dá) 97%。得益于這一里程碑式突破,專注 AI、機器學(xué)習(xí)(ML)和 GPU 加速應(yīng)用的半導(dǎo)體和系統(tǒng)開發(fā)人員能夠設(shè)計出更高能效的系統(tǒng),同時縮短產(chǎn)品上市時間。
當(dāng)今最先進(jìn)半導(dǎo)體與系統(tǒng)的巨大復(fù)雜性和超高算力要求,正為設(shè)計者帶來嚴(yán)峻挑戰(zhàn)——迄今為止,工程師們?nèi)詿o法在真實運行場景中精準(zhǔn)預(yù)測其功耗表現(xiàn)。傳統(tǒng)功耗分析工具僅能支持?jǐn)?shù)十萬周期內(nèi)的測算,超出該范圍則耗時長到不切實際。通過與 NVIDIA 密切合作,Cadence 利用硬件輔助的功耗計算加速和并行處理創(chuàng)新技術(shù),成功克服這些挑戰(zhàn),在設(shè)計初期實現(xiàn)了前所未有的數(shù)十億周期級高精度功耗分析。
Cadence 副總裁兼總經(jīng)理 Dhiraj Goswami 表示:“長期以來,Cadence 與 NVIDIA 緊密合作,攜手推出多種變革性技術(shù)。此次項目突破了功耗分析的技術(shù)極限,在短短兩到三個小時內(nèi)即可完成對數(shù)十億周期的分析,能夠助力客戶以超凡信心達(dá)成嚴(yán)苛的性能與功耗指標(biāo),大幅縮短芯片上市周期。”
NVIDIA 硬件工程副總裁 Narendra Konda 表示:“隨著代理式 AI 時代的到來以及新一代 AI 基礎(chǔ)設(shè)施的迅速發(fā)展,工程師亟需借助精密工具來設(shè)計更為節(jié)能高效的解決方案。通過將 NVIDIA 在加速計算領(lǐng)域的專業(yè)知識與 Cadence 的先進(jìn) EDA 技術(shù)相結(jié)合,我們正在推動硬件加速功耗分析技術(shù)的發(fā)展,以便在加速計算平臺上實現(xiàn)更精確的能效評估。”
Palladium Z3 平臺結(jié)合 DPA 應(yīng)用程序,可在實際工作負(fù)載下準(zhǔn)確估算功耗,使設(shè)計人員在設(shè)計尚可優(yōu)化階段,于流片前完成對功能、功耗和性能的驗證。在 AI、ML 和 GPU 加速應(yīng)用中,早期功耗建模尤為重要,不僅有助于提高能效,還可避免因半導(dǎo)體設(shè)計過度或不足而導(dǎo)致的項目延遲。目前,Palladium DPA 已集成至 Cadence 的分析和實現(xiàn)解決方案中,設(shè)計人員能夠在整個設(shè)計流程中完成功耗估算、優(yōu)化與簽核,從而實現(xiàn)高效的芯片和系統(tǒng)設(shè)計。
有關(guān)更多信息,請訪問 Cadence Palladium 網(wǎng)頁。
關(guān)于 Cadence
Cadence 是 AI 和數(shù)字孿生領(lǐng)域的市場領(lǐng)導(dǎo)者,率先使用計算軟件加速從硅片到系統(tǒng)的工程設(shè)計創(chuàng)新。我們的設(shè)計解決方案基于 Cadence 的 Intelligent System Design™ 戰(zhàn)略,可幫助全球領(lǐng)先的半導(dǎo)體和系統(tǒng)公司構(gòu)建下一代產(chǎn)品(從芯片到全機電系統(tǒng)),服務(wù)超大規(guī)模計算、移動通信、汽車、航空航天、工業(yè)、生命科學(xué)和機器人等領(lǐng)域。2024 年,Cadence® 榮登《華爾街日報》評選的“全球最佳管理成效公司 100 強”榜單。Cadence 解決方案提供無限機會。如需了解更多信息,請訪問公司網(wǎng)站www.cadence.com。
© 2025 Cadence Design Systems, Inc. 版權(quán)所有在全球范圍保留所有權(quán)利。Cadence、Cadence 徽標(biāo)和 www.cadence.com/go/trademarks 中列出的其他 Cadence 標(biāo)志均為 Cadence Design Systems, Inc. 的商標(biāo)或注冊商標(biāo)。所有其他標(biāo)識均為其各自所有者的資產(chǎn)。
聲明:本內(nèi)容為作者獨立觀點,不代表電源網(wǎng)。本網(wǎng)站原創(chuàng)內(nèi)容,如需轉(zhuǎn)載,請注明出處;本網(wǎng)站轉(zhuǎn)載的內(nèi)容(文章、圖片、視頻)等資料版權(quán)歸原作者所有。如我們采用了您不宜公開的文章或圖片,未能及時和您確認(rèn),避免給雙方造成不必要的經(jīng)濟損失,請電郵聯(lián)系我們,以便迅速采取適當(dāng)處理措施;歡迎投稿,郵箱∶editor@netbroad.com。
Cadence 借助 NVIDIA DGX SuperPOD 模型擴展數(shù)字孿生平臺庫,加速 AI 數(shù)據(jù)中心部署與運營 | 25-09-15 14:18 |
---|---|
英飛凌攜手NVIDIA為人形機器人打造精準(zhǔn)運動與高效解決方案 | 25-08-26 17:40 |
Cadence 推出面向新一代音頻應(yīng)用的支持緩存一致性的對稱多核處理器 HiFi 5s SMP | 25-07-14 10:57 |
英飛凌攜手NVIDIA,引領(lǐng)未來AI服務(wù)器機架電源架構(gòu)變革 | 25-05-22 16:50 |
Cadence 推出突破性 DDR5 12.8Gbps MRDIMM Gen2 內(nèi)存 IP 系統(tǒng)解決方案,助力云端 AI 技術(shù)升級 | 25-05-07 11:23 |
微信關(guān)注 | ||
![]() |
技術(shù)專題 | 更多>> | |
![]() |
技術(shù)專題之EMC |
![]() |
技術(shù)專題之PCB |